Introduction

Architectures des ordinateurs (une introduction)
Année 1, l'exécution des programmes en langage machine.

(comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

# Modèle de Von Neumann : qu'est ce qu'un ordinateur?

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

## Bibliographie

Introduction

- Architectures logicielles et matérielles, Amblard, Fernandez, Lagnier, Maraninchi, Sicard, Waille, Dunod 2000
- Architecture des ordinateurs, Cazes, Delacroix, Dunod 2003.
- Computer Organization and Design: The Hardware/Software Interface, Patterson and Hennessy, Dunod 2003.
- Processeurs ARM, Jorda. DUNOD 2010.
- https://im2ag-moodle.univ-grenoble-alpes.fr/ course/view.php?id=336





FIGURE - Processeur, mémoire et périphériques

Bouhineau, Carrier, Devismes (UGA) Modèle de Von Neumann 13 janvier 2021 1 Bouhineau, Carrier, Devismes (UGA) Modèle de Von Neumann 13 janvier 2021

## Mémoire centrale (vision abstraite)

La mémoire contient des informations prises dans un certain domaine La mémoire contient un certain nombre (fini) d'informations Les informations sont codées par des vecteurs binaires d'une certaine taille



FIGURE – Mémoire abstraite



#### La mémoire reçoit :

- un vecteur binaire (représentant une adresse A) sur le bus adresses,
- un vecteur binaire (représentant la donnée D) sur le bus données,
- un signal de commande d'écriture sur le bus de contrôle.

Elle inscrit (*peut-être*, voir tableau ci-après) la donnée D comme contenu de l'emplacement mémoire dont l'adresse est A



Modèle de Von Neumann

13 janvier 2021

On écrit : mem [A] <-- D

Bouhineau, Carrier, Devismes (UGA)

Remarque : le bus de données est bidirectionnel

#### Actions sur la mémoire : LIRE

#### La mémoire reçoit :

- un vecteur binaire (représentant une adresse A) sur le bus adresses,
- un signal de commande de lecture sur le bus de contrôle.

Elle délivre un vecteur binaire représentant la donnée D sur le bus données.



On note: D <-- mem[A]

mem[A]: emplacement mémoire dont l'adresse est A



**Processeur :** circuit relié à la mémoire (bus adresses, données et contrôle)

La mémoire contient des informations de nature différentes :

- des données : représentation binaire d'une couleur, d'un entier, d'une date, etc.
- des instructions : représentation binaire d'une ou plusieurs actions à réaliser.

Le processeur, relié à une mémoire, peut :

- lire un mot : le processeur fournit une adresse, un signal de commande de lecture et reçoit le mot.
- écrire un mot : le processeur fournit une adresse ET une donnée et un signal de commande d'écriture.
- ne pas accéder à la mémoire.
- exécuter des instructions, ces instructions étant des informations lues en mémoire.

Introduction Notion de modèle La mémoire (centrale) Les entrées/sorties Le processeur

o o o o ● o o o

#### Entrées/Sorties : définitions

On appelle périphériques d'entrées/sortie les composants qui permettent :

- L'intéraction de l'ordinateur (mémoire et processeur) avec
   l'utilisateur (clavier, écran, ...)
- L'intéraction de l'ordinateur avec le réseau (carte réseau, carte WIFI, ...)
- L'accès aux mémoires secondaires (disque dur, clé USB...)

L'accès aux périphériques se fait par le biais de ports (usb, serie, pci, ...).

 $\textcolor{red}{\textbf{Sortie}}: \textbf{ordinateur} \longrightarrow \textbf{ext\'erieur}$ 

Entrée : extérieur → ordinateur

Entrée/Sortie : ordinateur ←→ extérieur



Le processeur est composé d'unités (ressources matérielles internes) :

- des registres : cases de mémoire interne
   Caractéristiques : désignation, lecture et écriture "simultanées"
- des unités de calcul (UAL)
- une unité de contrôle : (UC, Central Processing Unit)
- un compteur ordinal ou compteur programme : PC



#### Les bus

Introduction

Notion de modèle

Un bus informatique désigne l'ensemble des lignes de communication (câbles, pistes de circuits imprimés, ...) connectant les différents composants d'un ordinateur.

La mémoire (centrale)

Les entrées/sorties

Le processeul

- Le bus de données permet la circulation des données.
- Le bus d'adresse permet au processeur de désigner à chaque instant la case mémoire ou le périphérique auquel il veut faire appel.
- Le bus de contrôle indique quelle est l'opération que le processeur veut exécuter, par exemple, s'il veut faire une écriture ou une lecture dans une case mémoire.

On trouve également, dans le bus de contrôle, une ou plusieurs lignes qui permettent aux périphériques d'effectuer des demandes au processeur; ces lignes sont appelées lignes d'interruptions matérielles (IRQ).



- Représentation d'une instruction en mémoire : un vecteur de bits
- Programme : suite de vecteurs binaires qui codent les instructions qui doivent être exécutées.
- Le codage des instructions constitue le Langage machine (ou code machine).
- Chaque modèle de processeur a son propre langage machine (on dit que le langage machine est natif)

Bouhineau, Carrier, Devismes (UGA) Modèle de Von Neumann 13 janvier 2021 14 Bouhineau, Carrier, Devismes (UGA) Modèle de Von Neumann 13 janvier 2021 15

# Codage des informations et représentation des nombres par des vecteurs binaires

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021



- Codage extensible, compatible avec ASCII
- Permet de représenter plus d'un million de caractères

| Caractères<br>codés | Représentation binaire UTF-8 | Signification                   |
|---------------------|------------------------------|---------------------------------|
| U+0000 à U+007F     | <del>Ö</del> xxxxxx          | 1 octet codant 1 à 7<br>bits    |
| U+0080 à U+07FF     | 110xxxxx 10xxxxxx            | 2 octets codant 8 à<br>11 bits  |
| U+0800 à U+0FFF     | 11100000 101xxxxx 10xxxxxx   | 3 octets codant 12 à<br>16 bits |

Source wikipédia.

 Codage
 Représentation des naturels
 Codage par champs
 Représentation des relatifs
 Représentation des rationnels
 Opérations

 ●000
 000000
 000000
 000000
 000000

# Exemples (3/3) : Code ASCII (Ensemble des caractères affichables)

ASCII = « American Standard Code for Information Interchange »

On obtient le tableau ci-dessous par la commande Unix man ascii

| 32  |   | 33  | !   | 34  | " | 35  | # | 36  | \$  | 37  | % | 38  | & | 39  | ,   |
|-----|---|-----|-----|-----|---|-----|---|-----|-----|-----|---|-----|---|-----|-----|
| 40  | ( | 41  | )   | 42  | * | 43  | + | 44  | ,   | 45  | - | 46  |   | 47  | /   |
| 48  | 0 | 49  | 1   | 50  | 2 | 51  | 3 | 52  | 4   | 53  | 5 | 54  | 6 | 55  | 7   |
| 56  | 8 | 57  | 9   | 58  | : | 59  | ; | 60  | <   | 61  | = | 62  | > | 63  | ?   |
| 64  | @ | 65  | Α   | 66  | В | 67  | С | 68  | D   | 69  | Е | 70  | F | 71  | G   |
| 72  | Н | 73  | - 1 | 74  | J | 75  | K | 76  | L   | 77  | M | 78  | N | 79  | 0   |
| 80  | Р | 81  | Q   | 82  | R | 83  | S | 84  | Т   | 85  | U | 86  | V | 87  | w   |
| 88  | X | 89  | Υ   | 90  | Z | 91  | [ | 92  | \   | 93  | ] | 94  | ^ | 95  | -   |
| 96  | • | 97  | а   | 98  | b | 99  | С | 100 | d   | 101 | е | 102 | f | 103 | g   |
| 104 | h | 105 | i   | 106 | j | 107 | k | 108 | - 1 | 109 | m | 110 | n | 111 | 0   |
| 112 | р | 113 | q   | 114 | r | 115 | s | 116 | t   | 117 | u | 118 | v | 119 | w   |
| 120 | Х | 121 | у   | 122 | Z | 123 | { | 124 |     | 125 | } | 126 | ~ | 127 | del |

Code\_ascii (q) = 113; Decode\_ascii (51) = 3.



|   | 0     | 1     | 2     | 3     | 4     |
|---|-------|-------|-------|-------|-------|
| 0 | (0,0) | (0,1) | (0,2) | (0,3) | (0,4) |
|   | 0     | 1     | 2     | 3     | 4     |
| 1 | (1,0) | (1,1) | (1,2) | (1,3) | (1,4) |
|   | 5     | 6     | 7     | 8     | 9     |
|   |       |       |       |       |       |
| 3 | (3,0) | (3,1) | (3,2) | (3,3) | (3,4) |
|   | 15    | 16    | 17    | 18    | 19    |

2 formules à savoir :

COD\_COUPLE4\_5 ( (a, b) ) =  $a \times 5 + b$ DECOD\_COUPLE4\_5 ( n ) = ( n div 5, n reste 5 )

**Remarque :** Quelles seraient ces formules si nous avions numéroté à partir de 1 au lieu de 0?

Codage et représentation d'informations par des vecteurs binaires

## Conclusion sur le codage : Où est le code?

- Le code n'est pas dans l'information codée.
   Par exemple: 14 est le code du jaune dans le code des couleurs du PC ou le code du couple (2,4) ou le code du bleu pâle dans le code du commodore 64.
- Pour interpréter, comprendre une information codée il faut connaître la règle de codage. Le code seul de l'information ne donne rien, c'est le système de traitement de l'information (logiciel ou matériel) qui « connait » la règle de codage, sans elle il ne peut pas traiter l'information.

Bouhineau, Carrier, Devismes (UGA) Codage et représentation d'informations par des vecteurs binaires 13 janvier 2021 6

Codage Représentation des naturels Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Codage par champs Représentation des relatifs Représentation des rationnels Codage par champs Codag

## Numération de position

En numération de position, avec N chiffres en base b on peut représenter les  $b^N$  naturels de l'intervalle  $[0, b^N-1]$ 

Exemple : en base 10 avec 3 chiffres on peut représenter les 10<sup>3</sup> naturels de l'intervalle [0,999].

Avec N chiffres binaires (base 2) on peut écrire les  $2^N$  naturels de l'intervalle  $[0, 2^N - 1]$ 



On ne s'intéresse qu'à la base 2 : un chiffre binaire est appelé bit.

Logarithme : opération réciproque de l'élévation à la puissance

Si  $Y = 2^X$ , on a  $X = \log_2 Y$ 

Pour représenter en base 2, K naturels différents, il faut  $\lceil \log_2 K \rceil$  chiffres en base 2

Si K est une puissance de 2,  $K = 2^N$ , il faut N bits.

Si K n'est pas une puissance de 2, soit P la plus petite puissance de 2 telle que P > K, il faut  $\log_2 P$  bits.

Codage Représentation des naturels Codage par champs Représentation des relatifs Représentation des rationnels Opérations Codage Représentation des naturels Codage par champs Représentation des relatifs Représentation des rationnels Opérations Codage Représentation des naturels Codage par champs Représentation des relatifs Représentation des rationnels Opérations Codage Représentation des naturels Codage par champs Représentation des relatifs Représentation des rationnels Opérations Codage Représentation des naturels Codage par champs Représentation des relatifs Représentation des rationnels Opérations Codage Représentation des naturels Codage par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des relatifs Représentation des rationnels Opérations Codage Par champs Représentation des rationnels Par champs Représentation

## Quelques valeurs à connaître

| X  | $2^X$                                   |
|----|-----------------------------------------|
| 0  | 1                                       |
| 1  | 2                                       |
| 2  | 4                                       |
| 3  | 8                                       |
| 4  | 16                                      |
| 8  | 256                                     |
| 10 | 1 024 (≈ 1 000, 1 Kilo)                 |
| 16 | 65 536                                  |
| 20 | 1 048 576 (≈ 1 000 000, 1 Méga)         |
| 30 | 1 073 741 824 (≈ 1 000 000 000, 1 Giga) |
| 31 | 2 147 483 648                           |
| 32 | 4 294 967 296                           |



#### Conversion base 2 vers base 10

Soit  $a_{n-1}a_{n-2}...a_1a_0$  un nombre entier en base 2

En utilisant les puissances de 2 :

 $a_{n-1}a_{n-2}...a_1a_0$  vaut  $a_{n-1}2^{n-1}+a_{n-2}2^{n-2}+...+a_12^1+a_02^0$  en base 10

Exemple: 1010 vaut

$$1 \times 2^{3} + 0 \times 2^{2} + 1^{1} + 0 \times 2^{0} = 2^{3} + 2^{1} = 8 + 2 = 10$$

#### Conversion base 10 vers base 2 : Troisième méthode

On a ainsi  $169_{10} = 10101001_2$ 



## Représentation des relatifs, solution : Complément à deux

Sur n bits, en choisissant 00...000 pour le codage de zéro, il reste  $2^n - 1$  possibilités de codage : la moitié pour les positifs, la moitié pour les négatifs.

**Attention**, ce n'est pas un nombre pair, l'intervalle des entiers relatifs codés ne sera pas symétrique.

Principe:

- Les entiers positifs sont codés par leur code en base 2
- Les entiers négatifs sont codés de façon à ce que code(a) + code(-a) = 0

D'où sur 8 bits, intervalle représenté  $[-128, +127] = [-2^7, 2^7 - 1]$ 

- $x \ge 0$   $x \in [0, +127]$  : CodeC2(x)=x
- x < 0  $x \in [-128, -1]$ : CodeC2(x)=x+256 = x+2<sup>8</sup> (x étant négatif et  $\ge -128$ , x+2<sup>8</sup> est « codable » sur 8 bits) (x+2<sup>8</sup> > 127, donc pas d'ambiguïté)

 $CodeC2(a)+CodeC2(-a) = a-a+2^8 = 0$  (sur 8 bits)

## Complément à deux sur 8 bits : tous les entiers relatifs

| entier relatif | Code(base10) | CodeC2(base2) |
|----------------|--------------|---------------|
| -128           | 128          | 1000 0000     |
| -127           | 129          | 1000 0001     |
| -126           | 130          | 1000 0010     |
|                |              |               |
| -1             | 255          | 1111 1111     |
| 0              | 0            | 0000 0000     |
| 1              | 1            | 0000 0001     |
| 2              | 2            | 0000 0010     |
|                |              |               |
| 12             | 12           | 0000 1100     |
|                |              |               |
| 127            | 127          | 0111 1111     |





## Complément à deux : trouver le code d'un entier négatif

Soit un entier relatif positif a codé par les n chiffres binaires :

$$\begin{array}{lll} a_{n-1}a_{n-2}...a_{1}a_{0} \\ & \text{valeur(-a)} &=& 2^{n} - \text{valeur(a)} \\ &=& 2^{n} - \left(a_{n-1}2^{n-1} + a_{n-2}2^{n-2} + ... + a_{1}2 + a_{0}\right) \\ &=& \left(2^{n-1} + 2^{n-1}\right) - \left(a_{n-1}2^{n-1} + a_{n-2}2^{n-2} + ... + a_{1}2 + a_{0}\right) \\ &=& \left(1 - a_{n-1}\right)2^{n-1} + 2^{n-1} - \left(a_{n-2}2^{n-2} + ... + a_{1}2 + a_{0}\right) \\ &=& ..... \\ &=& \left(1 - a_{n-1}\right)2^{n-1} + \left(1 - a_{n-2}\right)2^{n-2} + ... + \left(1 - a_{0}\right) + 1 \end{array}$$

**Règle :** écrire le code de la valeur absolue, inverser tous les bits, ajouter 1



- Norme IEEE 754
- Codage par champ (exemple sur 32 bits): Signe (1 bit), Exposant (8 bits), Mantisse (23 Bits)
- Valeur =  $(-1)^{signe} * 1$ , Mantisse \*  $2^{Exposant-127}$
- Exceptions: 0, +Infini, -Infini, NaN, nombres proches de 0 ...
- Intervalle : [-3.4 10<sup>38</sup>;3.4 10<sup>38</sup>] avec la moitié des nombres entre [-2;2]

#### Indicateurs

|                          | naturel      | relatif      |
|--------------------------|--------------|--------------|
| débordement addition     | <i>C</i> = 1 | <i>V</i> = 1 |
| débordement soustraction | C = 0        | <i>V</i> = 1 |

2 autres indicateurs (flags) :

- N : bit de signe (1 si négatif)
- Z: test si nulle (Z = 1 si nulle)

Les indicateurs permettent aussi d'évaluer les conditions  $(<,>,\leq,\geq,=,\neq)$ .

Pour évaluer une condition entre A et B, le processeur positionne les indicateurs en fonction du résultat de A-B.

**Exemple :** Supposons que A et B sont des entiers naturels. Alors, A - B provoque un débordement (c'est-à-dire, C = 0) si et seulement si A < B.

| Bouhineau, C   | Carrier, Devismes (UGA)            | Codage et représentation | d'informations par des vecteurs | s binaires        | 13 janvier 2021   | 23                   |
|----------------|------------------------------------|--------------------------|---------------------------------|-------------------|-------------------|----------------------|
| Codage<br>0000 | Représentation des naturels 000000 | Codage par champs        | Représentation des relatifs     | Représentation 00 | on des rationnels | Opérations<br>00•000 |
|                |                                    |                          |                                 |                   |                   |                      |
| Tabl           | e d'addition (                     | 3 bits)                  |                                 |                   |                   |                      |

Récapitulatif: Pour 3 bits,

- il y a 8 vecteurs de bits possibles,
- comme entiers naturels: 0 ... 7,
- comme entiers relatif: -4 ... 3,
- mais une seule addition.

| +   | 000 | 001 | 010 | 011 | 100 | 101 | 110 | 111 |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 000 | 000 | 001 | 010 | 011 | 100 | 101 | 110 | 111 |
| 001 | 001 | 010 | 011 | 100 | 101 | 110 | 111 | 000 |
| 010 | 010 | 011 | 100 | 101 | 110 | 111 | 000 | 001 |
| 011 | 011 | 100 | 101 | 110 | 111 | 000 | 001 | 010 |
| 100 | 100 | 101 | 110 | 111 | 000 | 001 | 010 | 011 |
| 101 | 101 | 110 | 111 | 000 | 001 | 010 | 011 | 100 |
| 110 | 110 | 111 | 000 | 001 | 010 | 011 | 100 | 101 |
| 111 | 111 | 000 | 001 | 010 | 011 | 100 | 101 | 110 |

## Table d'addition (3 bits)

Récapitulatif: Pour 3 bits,

- il y a 8 vecteurs de bits possibles,
- comme entiers naturels: 0 ... 7,
- comme entiers relatif: -4 ... 3,
- mais une seule addition.

| +   | 000 | 001 | 010 | 011 | 100 | 101 | 110 | 111 |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|
| 000 |     |     |     |     |     |     |     |     |
| 001 |     |     |     |     |     |     |     |     |
| 010 |     |     |     |     |     |     |     |     |
| 011 |     |     |     |     |     |     |     |     |
| 100 |     |     |     |     |     |     |     |     |
| 101 |     |     |     |     |     |     |     |     |
| 110 |     |     |     |     |     |     |     |     |
| 111 |     |     |     |     |     |     |     |     |



#### Récapitulatif: Pour 3 bits et les entiers naturels:

- il y a 8 entiers naturels: 0 ... 7,
- et l'addition suivante

| + | 0 | 1 | 2 | 3 | 4 |   | 6 | 7 |
|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |
| 1 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 0 |
| 2 | 2 | 3 | 4 | 5 | 6 | 7 | 0 | 1 |
| 3 | 3 | 4 | 5 | 6 | 7 | 0 | 1 | 2 |
| 4 |   | 5 | 6 | 7 | 0 | 1 | 2 | 3 |
| 5 |   |   | 7 | 0 | 1 | 2 | 3 | 4 |
| 6 | 6 | 7 | 0 | 1 | 2 | 3 | 4 | 5 |
| 7 | 7 | 0 | 1 | 2 | 3 | 4 | 5 | 6 |
|   |   |   |   |   |   |   |   |   |

## Table d'addition (3 bits, relatifs)

**Récapitulatif :** Pour 3 bits et les entiers relatifs codés en complément à 2 :

- il y a 8 entiers relatifs: -4 ... 3,
- et l'addition suivante

| +<br>-4<br>-3<br>-2<br>-1<br>0<br>1 | -4 | -3 | -2 | -1 | 0  | 1  | 2  | 3  |
|-------------------------------------|----|----|----|----|----|----|----|----|
| -4                                  | 0  | 1  | 2  | 3  | -4 | -3 | -2 | -1 |
| -3                                  | 1  | 2  | 3  | -4 | -3 | -2 | -1 | 0  |
| -2                                  | 2  | 3  | -4 | -3 | -2 | -1 | 0  | 1  |
| -1                                  | 3  | -4 | -3 | -2 | -1 | 0  | 1  | 2  |
| 0                                   | -4 | -3 | -2 | -1 | 0  | 1  | 2  | 3  |
| 1                                   | -3 | -2 | -1 | 0  | 1  | 2  | 3  | -4 |
| 2                                   | -2 | -1 | U  |    | 2  | 3  | -4 | -3 |
| _3                                  | -1 | 0  | 1  | 2  |    | -4 | -3 | -2 |

Bouhineau, Carrier, Devismes (UGA) Codage et représentation d'informations par des vecteurs binaires 13 janvier 2021 27

Vie d'un programme Les langages Langage machine Langage d'assemblage Mode d'adressage Adresses en mémoire

## Langage d'assemblage, langage machine

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

#### **Equations**

**Question :** d'après ce qui précède, vous sauriez résoudre les équations suivantes ?

$$x + x = 0$$

$$y + y = 1$$

$$z + z = 2$$

$$a + a = -2$$

Bouhineau, Carrier, Devismes (UGA) Codage et représentation d'informations par des vecteurs binaires 13 janvier 2021 28

Vie d'un programme Les langages Langage machine Langage d'assemblage Mode d'adressage Adresses en mémoire

## Etapes de compilation

- Précompilation : arm-eabi-gcc -E monprog.c > monprog.i
  source : monprog.c → source « enrichi » monprog.i
- Compilation: arm-eabi-gcc -S monprog.i
  source « enrichi » → langage d'assemblage: monprog.s
- Assemblage: arm-eabi-gcc -c monprog.s langage d'assemblage → binaire translatable: monprog.o (fichier objet) même processus pour malib.c → malib.o
- Edition de liens: arm-eabi-gcc monprog.o malib.o -o monprog un ou plusieurs fichiers objets → binaire exécutable: monprog

 Vie d'un programme
 Les langages
 Langage machine
 Langage d'assemblage
 Mode d'adressage
 Adresses en mémoire

 ○●○○○
 ○○○○○○○
 ○○○○○○○
 ○○○○○○○
 ○○○○○○○

## Précompilation (pre-processing)

arm-eabi-gcc -E monprog.c > monprog.i

#### produit monprog.i

La précompilation réalise plusieurs opérations de substitution sur le code, notamment :

- suppression des commentaires.
- inclusion des profils des fonctions des bibliothèques dans le fichier source.
- traitement des directives de compilation.
- remplacement des macros



arm-eabi-gcc -c monprog.s
produit monprog.o

Le code en langage d'assemblage (lisible) est transformé en code machine.

Le code machine se présente comme une succession de vecteurs binaires.

Le code machine ne peut pas être directement édité et lu. On peut le rendre lisible en utilisant une commande *od -x monprog.o.* 

Le fichier monprog. o contient des instructions en langage machine et des données mais il n'est pas exécutable. On parle de binaire translatable.

## Compilation

Vie d'un programme

arm-eabi-gcc -S monprog.i

produit monprog.s

Le code source « enrichi » est transformé en langage d'assemblage (lisible)

Mode d'adressage

instructions et données.



arm-eabi-gcc monprog.o malib.o -o monprog

produit monprog

L'édition de liens permet de rassembler le code de différents fichiers.

A l'issue de cette phase le fichier produit contient du **binaire exécutable**.

**remarque :** ne pas confondre exécutable, lié à la nature du fichier, et « muni du droit d'être exécuté », lié au système d'exploitation.

## Instruction de calcul entre des informations mémorisées

L'instruction désigne la(les) source(s) et le destinataire. Les sources sont des cases mémoires, registres ou des valeurs. Le destinataire est un élément de mémorisation.

L'instruction code : destinataire, source1, source2 et l'opération.

| désignation     |              | désignation |      | désignation      |
|-----------------|--------------|-------------|------|------------------|
| du destinataire | $\leftarrow$ | de source1  | oper | de source2       |
| mém, reg        |              | mém, reg    |      | mém, reg, valIMM |

mém signifie que l'instruction fait référence à un mot dans la mémoire

reg signifie que l'instruction fait référence à un registre (nom ou numéro)

valIMM signifie que l'information source est contenue dans l'instruction

| Bouhineau, Carrier, Devism         | nes (UGA) | Langage d'as                                | 13 janvier 2021 | 10                       |                 |           |  |
|------------------------------------|-----------|---------------------------------------------|-----------------|--------------------------|-----------------|-----------|--|
| Vie d'un programme Les langages    |           | Langage machine Langage d'assemblage OO●O O |                 | Mode d'adress<br>0000000 | age Adresses er | n mémoire |  |
| Instruction de rupture de séquence |           |                                             |                 |                          |                 |           |  |

- Fonctionnement standard : Une instruction est écrite à l'adresse X; l'instruction suivante (dans le temps) est l'instruction écrite à l'adresse X+t (où t est la taille de l'instruction). C'est implicite pour toutes les instructions de calcul.
- Rupture de séquence : Une instruction de rupture de séquence peut désigner la prochaine instruction à exécuter (à une autre adresse).

## Exemples

Vie d'un programme

- reg12 ← reg14 + reg1
- registre4 ← le mot mémoire d'adresse 36000 + le registre A
- reg5 ← reg5 1
- le mot mémoire d'adresse 564 ← registre7

Langage machine

#### Convention de noms

mov, ldr, str, add, sub, and, orr



- Branch 125 : l'instruction suivante est désignée par une adresse  $\ll$  fixe  $\gg$ .
- Branch -40: l'instruction suivante est une adresse calculée.
- Branch SiZero +10 : si le résultat du calcul précédent est ZERO, alors la prochaine instruction à exécuter est celle d'adresse « adresse courante+10 », sinon la prochaine instruction à exécuter est la suivante dans l'ordre d'écriture. c'est-à-dire à l'adresse « adresse courante » +t.

fie d'un programme Les langages Langage machine **Langage d'assemblage** Mode d'adressage Adresses en mémoire

## Exemples

#### En ARM:

add r4, r5, r6 signifie r4 ← r5 + r6.
 r5 désigne le contenu du registre, on parle bien sûr du contenu des registres, on n'ajoute pas des ressources physiques!

#### En X86 (Intel):

• add eax, 10 signifie eax  $\leftarrow$  eax + 10.

#### En 6800 ou 68000 (Motorola):

- addA 5000 signifie regA ← regA + Mem[5000]
- MOVE.W ♯500,D0 signifie regD0 ← 500

**Remarque :** pas de règle générale, interprétations différentes selon les fabricants, quelques habitudes cependant concernant les mnémoniques (add, sub, load, store, jump, branch, clear, inc, dec) ou la notation des opérandes (#, [xxx])



#### Désignation registre/registre.

L'objet désigné (une donnée) est le contenu d'un registre. L'instruction contient le nom ou le numéro du registre.

- En 6502 (MOS Technology): 2 registres A et X (entre autres)
   TAX signifie transfert de A dans X
   X ← contenu de A (on écrira X ← A).
- ARM: mov r4, r5 signifie r4  $\leftarrow$  r5.

## Désignation des objets (1/7)

On parle parfois, improprement, de modes d'adressage. Il s'agit de dire comment on écrit, par exemple, la valeur contenue dans le registre numéro 5, la valeur -8, la valeur rangée dans la mémoire à l'adresse 0xff, ...

Mode d'adressage

Il n'y a pas de standard de notations, mais des standards de signification d'un constructeur à l'autre.

L'objet désigné peut être une instruction ou une donnée.



#### Désignation registre/valeur immédiate.

La donnée dont on parle est littéralement écrite dans l'instruction

• En ARM: mov r4, #5; signifie r4  $\leftarrow$  5.

**Remarque :** la valeur immédiate qui peut être codée dépend de la place disponible dans le codage de l'instruction.

## Désignation des objets (4/7) : directe ou absolue

#### Désignations registre/directe ou absolue.

On donne dans l'instruction l'adresse de l'objet désigné. L'objet désigné peut être une instruction ou une donnée.

- En 68000 (Motorola): move.l D3, \$FF9002 signifie Mem[FF9002] ← D3.
   la deuxième opérande (ici une donnée) est désigné par son adresse en mémoire.
- En SPARC: jump 0x2000 signifie l'instruction suivante (qui est l'instruction que l'on veut désigner) est celle d'adresse 0x2000.

# Bouhineau, Carrier, Devismes (UGA) Vie d'un programme Les langages Langage machine Langage d'assemblage, langage machine Langage d'assemblage Mode d'adressage OCOCO Mode d'adressage OCOCO Adresses en mémoire OCOCO Désignation des objets (6/7): indirect par registre et déplacement

#### Désignation registre/indirect par registre et déplacement

L'adresse de l'objet désigné est obtenue en ajoutant le contenu d'un registre précisé dans l'instruction et d'une valeur (ou d'un autre registre) précisé aussi dans l'instruction.

- add r3, r3, [r5, #4] signifie r3 ← r3 + mem[r5 + 4].
   La notation [r5, #4] désigne le mot mémoire (une donnée ici)
   d'adresse r5 + #4.
- En 6800 : jump [PC 12] = le registre est PC, le déplacement -12. L'instruction suivante (qui est l'instruction que l'on veut désigner) est celle à l'adresse obtenue en calculant, au moment de l'exécution, PC - 12.

## Désignation des objets (5/7) : indirect par registre

#### Désignation registre/indirect par registre

L'objet désigné est dans une case mémoire dont l'adresse est dans un registre précisé dans l'instruction.

 add r3, r3, [r5] signifie r3 ← r3 + (le mot mémoire dont l'adresse est contenue dans le registre 5)
 On note r3 ← r3 + mem[r5].



#### Désignation relative au compteur programme

L'adresse de l'objet désigné (en général une instruction) est obtenue en ajoutant le contenu du compteur de programme et une valeur précisée aussi dans l'instruction.

En ARM: b 20 signifie pc ← pc + 20

## Séparation données/instructions

Le texte du programme est organisé en zones (ou segments) :

- zone TEXT : code, programme, instructions
- zone DATA : données initialisées
- zone BSS : données non initialisées, réservation de place en mémoire

On peut préciser où chaque zone doit être placée en mémoire : la directive ORG permet de donner l'adresse de début de la zone (ne fonctionne pas toujours!).



```
zone TEXT
DD: move r4, #42
    load r5, [YY]
    jump DD

zone DATA
XX: entier sur 4 octets : 0x56F3A5E2
YY: entier sur 4 octets : 0xAAF43210
```

## Etiquettes (1/4): définition

Etiquette: nom choisi librement (quelques règles lexicales quand même) qui désigne une case mémoire. Cette case peut contenir une donnée ou une instruction.

Une étiquette correspond à une adresse.

#### Pourquoi?

- L'emplacement des programmes et des données n'est à priori pas connu la directive ORG ne peut pas toujours être utilisée
- Plus facile à manipuler

respectivement 2000 et 5000



## Supposons les adresses de début des zones TEXT et DATA

Il faut remplacer DD par 2000 et YY par 5004.

Fonc. séquentiel/Rupture de séquence Inst. conditionnelles Itérations Conditions complexes Exercices Fonc. séquentiel/Rupture de séquence Inst. conditionnelles Itérations conditionnelles Itérations conditionnelles Itérations conditionnelles Itérations conditionnelles Itérations conditionnelles conditi

## Programmation des structures de contrôles

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

Bouhineau, Carrier, Devismes (UGA)

Fonc. séquentiel/Rupture de séquence

Inst. conditionnelles

Occidente de séquence

Inst. conditionnelles

Occidente de séquence

Inst. conditionnelles

Occidente de séquence

Occidente de séquence

Inst. conditionnelles

Occidente de séquence

Itérations

Occidente de séquence de séquence

Occidente de séquence et structures de contrôle

Itérations

Occidente de séquence et structures de contrôle

Inst. conditions complexes

Occidente de séquence et structures de contrôle

Occidente de séq

- initialisation ou lancement d'un programme
- séquencement « normal »
- rupture de séquence inconditionnelle
- rupture de séquence conditionnelle
- appels et retours de procédure/fonction
- interruptions
- exécution « parallèle »

## Exécution séquentielle vs. rupture de séquence : rôle du PC

Conditions complexes

registre PC: Compteur de programme, repère l'instruction à exécuter

A chaque cycle:

- lacktriangle bus d'adresse  $\leftarrow$  PC; bus de contrôle  $\leftarrow$  lecture
- ② bus de donnée ← Mem[PC] = instruction courante
- Oécodage et exécution
- Mise à jour de PC (par défaut, incrémentation)

Les instructions sont exécutées séquentiellement sauf ruptures de séquence!



#### Séquencement « normal »

Après chaque instruction le registre PC est incrémenté.

Si l'instruction est codée sur k octets :  $PC \leftarrow PC + k$ 

Cela dépend des processeurs, des instructions et de la taille des mots.

- En ARM, toutes les instructions sont codées sur 4 octets. Les adresses sont des adresses d'octets. PC progresse de 4 en 4
- Sur certaines machines (ex. Intel), les instructions sont de longueur variable (1, 2 ou 3 octets). PC prend successivement les adresses des différents octets de l'instruction

## Séquencement (3/7)

#### Rupture inconditionnelle

Une instruction de branchement inconditionnel force une adresse *adr* dans *PC*.

La prochaine instruction exécutée est celle située en Mem[adr]

Cas TRES particulier : les premiers RISC (Sparc, MIPS) exécutaient quand même l'instruction qui suivait le branchement.



- Désignation directe : l'adresse de l'instruction suivante est donnée dans l'instruction.
- Désignation relative : l'adresse de l'instruction suivante est obtenue en ajoutant un certain déplacement (peut être signé) au compteur programme.

#### Remarques:

- le mode de désignation en ARM est uniquement relatif.
- en général, le déplacement est ajouté à l'adresse de l'instruction qui suit la rupture. C'est-à-dire, PC+4+ déplacement.
   En ARM, PC+8+ déplacement.

## Séquencement (4/7)

#### Rupture conditionnelle

Si une condition est vérifiée, alors PC est modifié

#### sinon

PC est incrémenté normalement.

la condition est interne au processeur : expression booléenne portant sur les *codes de conditions arithmétiques* 

- Z : nullité,
- N : bit de signe,
- C: débordement (naturel) et
- V : débordement (relatif).



On dispose de sauts et de sauts conditionnels notés :

- branch etiquette et
- branch si cond etiquette.

cond est une expression booléenne portant sur Z, N, C, V

ATTENTION : les conditions dépendent du **type**. Par exemple, la condition < à utiliser est différente selon qu'un entier est un naturel ou un relatif (l'interprétation du bit de poid fort est différente!).

Toute autre instruction (affectation, addition, ...) est notée Ik

Fonc. séquentiel/Rupture de séquence Inst. conditionnelles Itérations Conditions complexes ○○○○○○● ○○○○○○ ○○○○○○

## Codage des structures de contrôle : exemples traités

```
Bouhineau, Carrier, Devismes (UGA)

Fonc. séquentiel/Rupture de séquence

Inst. conditionnelles

Occident of the première solution
```

```
Instruction Si \ll simple \gg
```

Itérations

Conditions complexes

Exercices

Inst. conditionnelles

```
ristruction Si « Simple »
```

Exercices

```
I1; si a=b alors {I2; I3; I4}; I5
```

a et b deux entiers dont les valeurs sont rangées respectivement dans les registres r1 et r2.

```
Bouhineau, Carrier, Devismes (UGA)

Fupture de séquence et structures de contrôle

Inst. conditionnelles

○○○○○○

Codage en ARM
```

```
x \leftarrow 0; a \leftarrow 5; b \leftarrow 6; si a=b alors \{x \leftarrow 1;\} x \leftarrow x + 10; a et b dans r0, r2, x dans r1

mov r1, #0

mov r0, #5

mov r2, #6

cmp r0,r2 @ ou subs r3, r0, r2

beq alors @ égal à 0

b finsi @ always

alors: mov r1, #1

finsi: add r1, r1, #10
```

Remarque : égal à 0 équivalent à Z

Fonc. séquentiel/Rupture de séquence Inst. conditionnelles occidente l'Aupture de séquence oc

#### Une autre solution

```
a←5;b←6; si a=b alors {x←1;} sinon {x←0;}

a et b dans r0, r2, x dans r1

mov r0, #5

mov r2, #6

cmp r0,r2

bne sinon

mov r1, #1 @ alors

b finsi

sinon: mov r1,#0

finsi:
```

#### Instruction Si alors sinon: Une solution



|                       |                    | Ligne | r0 | r2 | ?=?  | r1 | proch Ligne |
|-----------------------|--------------------|-------|----|----|------|----|-------------|
| 1.0                   | mov <i>r</i> 0, #5 | -1    | ?  | ?  | ?    | ?  | 0           |
| l.1                   | mov <i>r</i> 2, #6 | 0     | 5  | ?  | ?    | ?  | 1           |
| 1.2                   | cmp <b>r0,r2</b>   | 1     |    | 6  | ?    | ?  | 2           |
| 1.3                   | bne sinon          | 2     |    |    | faux | ?  | 3           |
| <pre>I.4 alors:</pre> | mov <i>r</i> 1, #1 | 3     |    |    |      | ?  | 6           |
| 1.5                   | b finsi            | 6     |    |    |      | 0  | 7           |
| <pre>I.6 sinon:</pre> | mov <i>r</i> 1, #0 | 7     |    |    |      |    |             |
| I.7 finsi:            | nop                |       |    |    |      |    |             |

#### Une autre solution

```
Bouhineau, Carrier, Devismes (UGA)

Fonc. séquente de séquence

Inst. conditionnelles

Itérations

Conditions complexes

Exercices

Codage en ARM
```

```
a\leftarrow0; b\leftarrow5; tant que a<b faire \{x\leftarrow a; a\leftarrow a+1;\}\ x\leftarrow b;
a, b dans r0, r2, x dans r1

mov r0, #0

mov r2, #5

tq: cmp r0,r2

bge fintq @ ou bhs

mov r1,r0 @ corps de boucle

add r0,r0,#1

b tq

fintq: mov r1,r2
```

## Instruction *Tant que* : Une première solution

Inst. conditionnelles

Itérations

000000



| 1.0                   | mov <i>r</i> 0, #0         |
|-----------------------|----------------------------|
| l.1                   | mov <i>r</i> 2, #5         |
| I.2 tq:               | cmp <i>r</i> 0, <i>r</i> 2 |
| I.3                   | bge fintq                  |
| 1.4                   | mov <i>r</i> 1, <i>r</i> 0 |
| I.5                   | add <b>r0,r0,#</b>         |
| I.6                   | b tq                       |
| <pre>I.7 fintq:</pre> | mov <i>r</i> 1, <i>r</i> 2 |
|                       |                            |

| 90 | . • | . – |      | • • | p. 0011 =19110 |
|----|-----|-----|------|-----|----------------|
| -1 | ?   | ?   | ?    | ?   | 0              |
| 0  | 0   | ?   | ?    | ?   | 1              |
| 1  |     | 5   | ?    | ?   | 2              |
| 2  |     |     | faux | ?   | 3              |
| 3  |     |     |      | ?   | 4              |
| 4  |     |     |      | 0   | 5              |
| 5  | 1   |     |      |     | 6              |
| 6  |     |     |      |     | 2              |
| 2  |     |     | faux |     | 3              |
| 3  |     |     |      |     | 4              |
| 4  |     |     |      | 1   | 5              |
| 5  | 2   |     |      |     | 6              |
| 6  |     |     |      |     | 2              |
|    |     |     |      |     |                |
|    |     |     |      |     |                |

Exercices

nc. séquentiel/Rupture de séquence Inst. conditionnelles Itérations Conditions complexes Exercices Fonc. séquentiel/Rupture de séquence Inst. conditionnelles Itérations Conditions complexes conditions complexes on the condition complexes

#### Une autre solution

fintq:

Ι4

```
Solution
```



```
Deux boucles imbriquées
pour (i=0 a N)
pour (j=0 a K)
I2;I3
```

26

## Expression conditionnelle complexe avec des ou : Solution I

si C1 ou C2 ou C3 alors I1; I2 sinon I3

evaluer C1

branch si vrai etiq\_alors

evaluer C2

branch si vrai etiq\_alors

evaluer C3

branch si faux etiq\_sinon

etiq\_alors: I1

T2

branch etiq\_fin

etiq\_sinon: I3

etiq\_fin:

Bouhineau, Carrier, Devismes (UGA)

Rupture de séquence et structures de contrôle

Fonc. séquentiel/Rupture de séquence

OOOOOOO

Inst. conditionnelles

OOOOOOO

Itérations

Conditions complexes

OOOOOO

Exercices

## Expression conditionnelle complexe avec des ou

si C1 ou C2 ou C3 alors I1; I2 sinon I3

Solution avec évaluation complète des conditions

- Evaluer chaque Ci dans un registre
- Utiliser l'instruction **ORR** du processeur.

#### Solution II

Inst. conditionnelles

Itérations

evaluer C2

branch si vrai etiq\_alors

Conditions complexes

000000

Exercices

evaluer C3

branch si vrai etiq\_alors

etiq\_sinon: I3

branch etiq\_fin

etiq\_alors: I1

Ι2

etiq\_fin:

Bouhineau, Carrier, Devismes (UGA)

Rupture de séquence et structures de contrôle

Fonc. séquentiel/Rupture de séquence

Inst. conditionnelles

Occidente de séquence et structures de contrôle

Itérations

Conditions complexes

Exercices

Occidente de séquence et structures de contrôle

## Expression conditionnelle complexe avec des *et* : solution

si C1 et C2 et C3 alors I1;I2 sinon I3

evaluer C1

branch si faux etiq\_sinon

evaluer C2

branch si faux etiq\_sinon

evaluer C3

branch si faux etiq\_sinon

etiq\_alors: I1

I2

branch etiq\_fin

etiq\_sinon: I3

etiq\_fin:

#### Construction selon

selon a,b:
 a<b : I1
 a=b : I2
 a>b : I3

#### Une solution consiste à traduire en si alors sinon

ARM offre (ou offrait) une autre possibilité...



#### Traduisez l'algorithme suivant en ARM :

#### Solution

Instructions ARM conditionnelle.

Dans le codage d'une instruction, champ condition (bits 28 à 31). Sémantique d'une instruction : si la condition est vraie exécuter l'instruction sinon passer à l'instruction suivante.

Que se passe-t-il si on remplace le addeq par un addeqs?

Bouhineau, Carrier, Devismes (UGA)

Introduction-Vocabulaire
OOO

Codage en ARM (tentative)
OOO

Problématique de l'appel et du retour
OOO
OOOOOO
OOOOOO

# Programmation des appels et retours de procédures simples

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

Introduction-Vocabulaire Codage en ARM (tentative) Problématique de l'appel et du retour Problèmes

OO OOOOOO OOOOO

## Utilité-Nécessité des fonctions et procédures

A quoi servent les fonctions et procédures :

- Structurer le code (nommer un bloc d'instruction)
- Eviter de dupliquer du code
- Eviter les structures de contrôles imbriquées
- Permettre l'utilisation de variables locales
- Permettre la définition de bibliothèques
- Programmer avec de la récursivité
- Préparer la programmation orientée objet

Rappel: en C, et dans beaucoup de langage, tout ou presque est fonction. Il n'y a pas de script C (i.e. code hors fonction). Par contre, il peut y avoir des variables globales (!)



- Il y a deux appels à la fonction PP
- Lors de l'appel PP (i + 1), la valeur de l'expression i+1 est passée à la fonction, c'est le paramètre effectif que l'on appelle aussi argument
- Après l'appel le résultat de la fonction est rangé dans la variable j : j = PP (i+1)
- Le 1<sup>er</sup> appel revient à exécuter le corps de la fonction en remplaçant x par i+1; le 2<sup>ème</sup> appel consiste en l'exécution du corps de la fonction en remplaçant x par 2\* (i+5)

## Un exemple en langage de « haut niveau » (1 /2)

#### Analyse

- Le main, nommé appelant fait appel à la fonction PP, nommée appelée
- La fonction PP a un paramètre qui constitue une donnée, on parle de paramètre formel
- La fonction PP calcule une valeur de type entier, le résultat de la fonction
- Les variables z et p sont appelées variables locales à la fonction PP



Tentative de traduction en ARM

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (début) 13 janvier 2021 5 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (début) 13 janvier 2021 7

Introduction-Vocabulaire Codage en ARM (tentative) Problématique de l'appel et du retour Problèmes

○○○ ○○○ ○○○ ○○○○ ○○○

## Utilisation de registres

Chaque valeur représentée par une variable ou un paramètre doit être rangée quelque part en **mémoire** : mémoire centrale ou registres.

Dans un premier temps, utilisons des registres.

On fait un choix (pour l'instant complètement arbitraire) :

- *i,j,k* dans *r*0,*r*1,*r*2
- z dans r3, p dans r4
- la valeur x dans r5
- le résultat de la fonction dans r6
- si on a besoin d'un registre pour faire des calculs on utilisera r7 (variable temporaire)

#### Remarque:

Une fois, ces conventions fixées, on peut écrire le code de **la fonction** indépendemment du code correspondant à l'appel, mais cela demande beaucoup de registres.



 $\label{eq:Appel} \mbox{Appel} = \mbox{branchement} \\ \mbox{instruction de rupture de séquence inconditionnelle (B) ?} \\$ 

MAIS Comment revenir ensuite?

Le problème du retour : comment à la fin de l'exécution du corps de la fonction, indiquer au processeur l'adresse à laquelle il doit se brancher?

Point de vigilance : garantir le bon usage des registres.

## Code en langage d'assemblage

Introduction-Vocabulaire

Codage en ARM (tentative)



Problématique de l'appel et du retour

Problèmes



Il existe une instruction de rupture de séquence particulière qui permet au processeur de garder l'adresse de l'instruction qui suit le branchement avant qu'il ne réalise le branchement, *i.e.*, avant qu'il ne transfère le contrôle.

Cette adresse est appelée adresse de retour.

On peut simuler cette instruction et la notion d'adresse de retour :

- Ajout d'une étiquette de retour (mais avec une utilisation très limitée, à un seul endroit d'appel/retour)
- Calcul de l'adresse de retour avant l'appel (mais attention : le PC avance au cours de l'exécution, PC vaut PC+8 à la fin de B)

L'instruction de rupture de séquence particulière recherchée est une facilité justifiée pour des raisons d'efficacité et de garantie de respect des conventions.

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (début) 13 janvier 2021 11 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (début) 13 janvier 2021 12

## Où est gardée cette adresse?

Dans le processeur **ARM**, l'instruction **BL** réalise un branchement inconditionnel avec **sauvegarde de l'adresse de retour** dans le registre nommé <u>lr</u> (*i.e.*, r14).

BL signifie branch and link

Bouhineau, Carrier, Devismes (UGA)

Attention : ne pas confondre BL et B

**Attention :** il ne faut pas modifier le registre lr pendant l'exécution de la fonction.

| Souhineau, Carrier, Devismes (UGA) |              | Fonctions et procédure                | s (début) 13 janvier 202                      | 21 13            |
|------------------------------------|--------------|---------------------------------------|-----------------------------------------------|------------------|
| Introduction-Vocabulaire           | Codage en AR | M (tentative)                         | Problématique de l'appel et du retour ○○○○●○○ | Problèmes<br>000 |
|                                    |              |                                       |                                               |                  |
| Codage comple                      | et de l'e    | xemple                                |                                               |                  |
|                                    |              |                                       |                                               |                  |
|                                    |              | ıdd <b>r3</b> , <b>r5</b> , #1        | - ·                                           |                  |
|                                    |              | ıdd <b>r4</b> , <b>r3</b> , <b>#2</b> | - •                                           |                  |
|                                    |              | nov <i>r</i> 6, <i>r</i> 4            | @ rendre p                                    |                  |
|                                    | r            | ox <b>Ir</b>                          | retour                                        |                  |
|                                    | main: m      | nov <i>r</i> 0, #0                    | @ <i>i</i> ← 0                                |                  |
|                                    | ā            | ıdd <b>r1</b> , <b>r0</b> , #3        | @ $j \leftarrow i + 3$                        |                  |
|                                    | @ ——Déb      | ut-1 <sup>er</sup> -appel——           |                                               |                  |
|                                    | â            | ıdd <i>r</i> 5, <i>r</i> 0, #1        | @ $x \leftarrow i + 1$                        |                  |
|                                    | b            | ol PP                                 | appel                                         |                  |
|                                    |              | nov <i>r</i> 1, <i>r</i> 6            | $@j \leftarrow PP(x)$                         |                  |
|                                    |              | 1 <sup>er</sup> -appel——              |                                               |                  |
|                                    |              | ut-2 <sup>ème</sup> -appel——          |                                               |                  |
|                                    |              | ıdd <b>r7</b> , <b>r0</b> , <b>#5</b> | •                                             |                  |
|                                    |              | nov <i>r</i> 5, <i>r</i> 7, lsl #1    |                                               |                  |
|                                    | -            | ol PP                                 | appel                                         |                  |
|                                    |              | 10V <i>r</i> 2, <i>r</i> 6            |                                               |                  |
|                                    | @ —⊢In-      | 2 <sup>ème</sup> -appel——             |                                               |                  |

Fonctions et procédures (début)

13 janvier 2021

## EcrNdecim32 dans es.s

#### Rappel procedures d'affichage (es.s):

Codage en ARM (tentative)

.global EcrNdecim32

@ EcrNdecim32 : ecriture en decimal de l'entier dans r EcrNdecim32 : mov ip, sp stmfd sp!, {r0, r1, r2, r3, fp, ip, lr, pc} sub fp, ip, #4 ldr r0, LD\_fe\_na32 bl printf ldmea fp, {r0, r1, r2, r3, fp, sp, pc}

Problématique de l'appel et du retour

LD\_fe\_na32 : .word fe\_na32

fe\_na32 : .asciz "%u"

(extrait de es.s)

Bouhineau, Carrier, Devismes (UGA)

| Bouhineau, Carrier, Devismes (UGA | N) Fon                                | ctions et pro | cédures | (début)  |    |           | 1          | 3 janvier: | 2021 | 14            |
|-----------------------------------|---------------------------------------|---------------|---------|----------|----|-----------|------------|------------|------|---------------|
| Introduction-Vocabulaire          | Codage en ARM (tenta                  | ative)        |         | Probléma |    | l'appel e | t du retou | ır         |      | oblèmes<br>00 |
|                                   |                                       |               |         |          |    |           |            |            |      |               |
| Exécution                         |                                       |               |         |          |    |           |            |            |      |               |
|                                   |                                       | l.            | r0      | r1       | r3 | r4        | r5         | r6         | lr   | > l.          |
| I.O PP:                           | add <b>r3</b> , <b>r5</b> , <b>#1</b> | -1            | ?       | ?        | ?  | ?         | ?          | ?          | ?    | 4             |
| l.1                               | add <b>r4</b> , <b>r3</b> , <b>#2</b> | 4             | 0       | ?        | ?  | ?         | ?          | ?          | ?    | 5             |
| 1.2                               | mov <i>r</i> 6, <i>r</i> 4            | 5             |         | 3        | ?  | ?         | ?          | ?          | ?    | 6             |
| 1.3                               | bx <i>Ir</i>                          | 6             |         |          | ?  | ?         | 1          | ?          | ?    | 7             |
| I.4 main :                        | mov <i>r</i> 0, #0                    | 7             |         |          | ?  | ?         |            | ?          | 8    | 0             |
| 1.5                               | add <b>r1</b> , <b>r0</b> , <b>#3</b> | 0             |         |          | 2  | ?         |            | ?          |      | 1             |
| 1.6                               | add <b>r5</b> , <b>r0</b> , <b>#1</b> | 1             |         |          |    | 4         |            | ?          |      | 2             |
| 1.7                               | bl PP I                               | 2             |         |          |    |           |            | 4          |      | 3             |
| 1.8                               | mov <i>r</i> 1, <i>r</i> 6            | 3             |         |          |    |           |            |            |      | 8             |
| 1.9                               | add <i>r</i> 7, <i>r</i> 0, #5        | 8             |         | 4        |    |           |            |            |      | 9             |
| l.10                              | mov <i>r</i> 5, <i>r</i> 7, ls]       | #19           |         |          |    |           |            |            |      | 10            |
| l.11                              | bl PP                                 | 10            |         |          |    |           | 10         |            |      | 11            |
| l.12                              | mov <i>r</i> 2, <i>r</i> 6            | 11            |         |          |    |           |            |            | 12   | 0             |
|                                   |                                       |               |         |          |    |           |            |            |      |               |

Fonctions et procédures (début)

13 janvier 2021

#### Conclusion

Conclusions : Il est possible d'avoir un ensemble d'instructions géré comme un bloc indépendant sous certaines conditions très limitatives (un seul appel  $bl\ ma\_proc$ , convention commune à l'appel, si main==appel, retour  $bx\ lr$ , ...), pour s'affranchir de ces conditions :

- Paramètres: il faut une zone de stockage dynamique commune à l'appelant et à l'appelé. L'appelant y range les valeurs avant l'appel et l'appelé y prend ces valeurs et les utilise
- Variables locales : il faut une zone de mémoire dynamique privée pour chaque procédure pour y stocker ses variables locales : il ne faut pas que cette zone interfère les variables globales ou locales à l'appelant
- Variables temporaires : elles ne doivent pas interférer avec les autres variables
- Généralisation : il faut que la méthode choisie soit généralisable afin de pouvoir générer du code

**Remarque :** on a généralement peu de registre à notre disposition (16 en ARM, mais plusieurs sont dédiés à des tâches spécifiques, *i.e.* PC, LR, ...)

```
Bouhineau, Carrier, Devismes (UGA)

Introduction-Vocabulaire
OOO

Codage en ARM (tentative)
OOO

Problématique de l'appel et du retour
OOO

Problémas
OOO

Fonctions récursives (2/2)
```

Même chose avec les variables locales!

```
int fact (int x) {
  int loc;
   if x==0
      loc = 1;
  else {
      loc = x ;
      loc = fact (x-1) * loc;
   };
  return loc;
}
```

## Un deuxième problème : fonctions récursives (1/2)

Problématique de l'appel et du retour

Problèmes

Codage en ARM (tentative)

```
int fact (int x)
   if (x==0) then return 1
   else return x * fact(x-1);

// appel principal
int n, y;
   .... lecture d'un entier dans n
   y = fact(n);
   .... utilisation de la valeur de y
```

Introduction-Vocabulaire



#### Conclusion: fonctions récursives

#### Conclusion 1

On ne peut pas travailler avec une seule zone de paramètres, il en faut une pour chaque appel et pas pour chaque fonction.

Les paramètres effectifs (ou arguments) sont attachés à l'appel d'une fonction et pas à l'objet fonction lui-même

#### Conclusion 2

On ne peut pas travailler avec une seule zone pour les variables locales, il en faut une pour chaque appel et pas pour chaque fonction. Les variables locales sont attachées à l'appel d'une fonction et pas à l'objet fonction lui-même

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (début) 13 janvier 2021 18 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (début) 13 janvier 2021 19

Problème du retour Gestion des variables et paramètres

## Programmation de procédures (suite) Utilisation de la pile

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021



Exemple: malloc(first); malloc(second); malloc(third); free(second);



(source Qualcomm)

Notions associées

• fragmentation (et défragmentation), ramasse miette (garbage collecting),

Fonctions et procédures (suite)

realloc.

## Zones de mémoire dynamique

Parmi les zones de mémoire dynamique :

- le tas (heap) (malloc, free; new, delete),
- la file mécanisme dit FIFO : First In First Out (Premier entré, premier sorti) (enfiler, défiler)
- la pile mécanisme dit LIFO : Last In First Out (Dernier entré, premier sorti) (empiler, dépiler)

Attention, le tas (heap) est aussi une structure de données qui permet de représenter un arbre dans un tableau (ex. : tri par tas), mais cela n'a que peu de rapport avec la zone de mémoire dynamique.



voir animation défragmentation cours06\_Pile/Strip-Defragmentation-Windows-95-650-final.gif (source CommitStrip)

voir animation realloc cours06\_Pile/post\_1\_si\_realloc\_std\_small.gif (source Dmitry Frank)

Divers



Exemple: enfiler(3); défiler(X);



(source wikipedia)



Parmi les zones de mémoire dynamique :

- le tas (heap) (malloc, free; new, delete),
- la file mécanisme dit FIFO : First In First Out (Premier entré, premier sorti) (enfiler, défiler)
- la pile mécanisme dit LIFO : Last In First Out (Dernier entré, premier sorti) (empiler, dépiler)

Meilleur choix: la pile.



Exemple: empiler(X), ...(autres instruction hors pile) ..., dépiler(Y)





Notion de tête de pile : dernier élément entré L'élément en tête de pile est appelé *sommet*.

Deux opérations possibles :

Dépiler : suppression de l'élément en tête de la pile

Empiler : ajout d'un élément en tête de la pile

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (suite) 13 janvier 2021 8 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (suite) 13 janvier 2021 9

 Problème du retour
 Gestion des variables et paramètres
 Divers

 000000 ● 000000000
 00000000000

## Comment réaliser une pile ? (1 /4)

- Une zone de mémoire,
- Un repère sur la tête de la pile
   SP : pointeur de pile, stack pointer
- Deux choix indépendants :
  - Comment progresse la pile : le sommet est en direction des adresses croissantes (ascending) ou décroissantes (descending)
  - Le pointeur de pile pointe vers une case vide (empty) ou pleine (full)





| Probleme du retour | Gestion des variables et parametres | Divers |
|--------------------|-------------------------------------|--------|
| 00000000000000000  | 0000000000                          |        |
|                    |                                     |        |
|                    |                                     |        |
|                    |                                     |        |

## Comment réaliser une pile? (2/4)

Mem désigne la mémoire sp désigne le pointeur de pile reg désigne un registre quelconque

| sens        | croissant   | croissant               | décroissant          | décroissant             |
|-------------|-------------|-------------------------|----------------------|-------------------------|
| évolution   |             |                         |                      |                         |
| repère      | 1 er vide   | der <sup>er</sup> plein | 1 <sup>er</sup> vide | der <sup>er</sup> plein |
| empiler reg | Mem[sp]←reg | sp←sp+1                 | Mem[sp]←reg          | sp ←sp-1                |
|             | sp←sp+1     | Mem[sp]←reg             | sp←sp-1              | Mem[sp]←reg             |
| dépiler reg | sp←sp-1     | reg←Mem[sp]             | sp←sp+1              | reg←Mem[sp]             |
|             | reg←Mem[sp] | sp←sp-1                 | reg←Mem[sp]          | sp←sp+1                 |

**Remarque :** Il existe des instructions **ARM** dédiées à l'utilisation de la pile (exemple : pour la gestion full descending on utilise stmfd ou push pour empiler et ldmfd ou pop pour dépiler)



En Arm, empiler R3 (convention full descending):

- push {R3}
- stmfd SP!, {R3}
- str R3, [SP, #-4]!
- add SP,SP, #-4 str R3, [SP]

En Arm, dépiler R3 (convention full descending) :

- pop {R3}
- Idmfd SP!, {R3}
- Idr R3, [SP], #4
- Idr R3, [SP] add SP,SP, #4

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (suite) 13 janvier 2021 12 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (suite) 13 janvier 2021 13

## Appel/retour: utilisation d'une pile

Appel de procédure, deux actions exécutées par le processeur :

- sauvegarde de l'adresse de retour dans une pile c'est-à-dire empiler la valeur PC + taille
- modification du compteur programme (rupture de séquence)
   c'est-à-dire PC ← adresse de la procédure

Au retour, PC prend pour valeur l'adresse en sommet de pile puis le sommet est dépilé :  $PC \leftarrow depiler()$ .

**Remarque :** Ce n'est pas la solution utilisée par le processeur ARM.



| PC | instructions                |                             |            | état de la pile |
|----|-----------------------------|-----------------------------|------------|-----------------|
| 10 | <i>A</i> 1                  |                             |            | {}              |
| 11 | A2                          |                             |            | {}              |
| 12 | saut <b>20</b> ( <i>B</i> ) |                             |            | empile 13       |
| 20 |                             | <i>B</i> 1                  |            | {13}            |
| 21 |                             | B2                          |            | {13}            |
| 22 |                             | <i>B</i> 3                  |            | {13}            |
| 23 |                             | retour                      |            | sommet = 13     |
| 13 | <i>A</i> 3                  |                             |            | {}              |
| 14 | saut <b>30 (<i>C</i>)</b>   |                             |            | empile 15       |
| 30 |                             | C1                          |            | {15}            |
| 31 |                             | saut <b>20</b> ( <i>B</i> ) |            | empile 32       |
| 20 |                             |                             | <i>B</i> 1 | {32; 15}        |
| 21 |                             |                             | B2         | {32; 15}        |
| 22 |                             |                             | <i>B</i> 3 | {32; 15}        |
| 23 |                             |                             | retour     | sommet = 32     |
| 32 |                             | C2                          |            | {15}            |



La taille de codage d'une instruction est supposée être égale à 1



retour: dépiler PC



```
33
                                                                 empile 34
              cond :saut 30 (C)
30
                                     C1
                                                                 {34;15}
31
                                     saut 20 (B)
                                                                 empile 32
20
                                                         B1
                                                                 {32;34;15}
21
                                                         B2
                                                                  {32;34;15}
22
                                                         B3
                                                                 {32;34;15}
23
                                                         retour
                                                                 sommet = 32
32
                                     C2
                                                                 {34;15}
33
                                     cond:saut 30
                                                                 (pas d'appel à C)
34
                                     C3
                                                                  {34;15}
35
                                     C4
                                                                 {34;15}
36
                                     retour
                                                                 sommet = 34
              C3
34
                                                                 {15}
35
              C4
                                                                 {15}
36
              retour
                                                                 sommet = 15
15
                                                                 {}
     A4
```

 Problème du retour
 Gestion des variables et paramètres
 Divers

 ○○○○○○○○○○○○○○○○
 ○○○○○○○○○○○○

## Appel/retour : solution utilisée avec le processeur ARM

Lors de l'appel, l'instruction BL réalise un branchement inconditionnel **avec sauvegarde de l'adresse de retour** dans le registre nommé 1r (*i.e.*, r14).

C'est le programmeur qui doit gérer les sauvegardes dans la pile!

si nécessaire ...

Bouhineau, Carrier, Devismes (UGA)

Problème du retour

OCCOMBRO SUR l'exemple (version avec le BL d'ARM)

Fonctions et procédures (suite)

13 janvier 2021

18

Gestion des variables et paramètres

OCCOMBRO SUR l'exemple (version avec le BL d'ARM)

En utilisant l'instuction BL (Branch and Link) d'ARM :

| 10<br>11<br>12<br>13<br>14<br>15 | A1<br>A2<br>BL B<br>A3<br>BL C<br>A4 | (appel) |                                              | 20 empiler <i>LR</i> 21 <i>B</i> 1 22 <i>B</i> 2 23 <i>B</i> 3 24 retour: dépiler dans <i>PC</i> |
|----------------------------------|--------------------------------------|---------|----------------------------------------------|--------------------------------------------------------------------------------------------------|
|                                  |                                      |         | 30<br>31<br>32<br>33<br>34<br>35<br>36<br>37 | C2 si X alors BL C C3 C4                                                                         |

#### 

## Application sur l'exemple

La taille de codage d'une instruction est supposée être égale à 1



```
30    empiler LR
31    C1
32    sauver 33 dans LR; sauter à 20 (B)
33    C2
34    si X alors sauver 35 dans LR; sauter à 30 (C)
35    C3
36    C4
37    retour: dépiler dans PC
```



Lorsqu'une procédure n'en appelle pas d'autres, on parle de procédure **feuille** la sauvegarde dans la pile n'est pas nécessaire.

C'est le cas de la procédure *B* dans l'exemple.

| 10 | A1 (idem prec.)             | 20 | <i>B</i> 1                                                  |
|----|-----------------------------|----|-------------------------------------------------------------|
| 11 | A2                          | 21 | <i>B</i> 2                                                  |
| 12 | BL <b>B</b>                 | 22 | <i>B</i> 3                                                  |
| 13 | <i>A</i> 3                  | 23 | вх <b>LR</b>                                                |
| 14 | BL $oldsymbol{\mathcal{C}}$ |    |                                                             |
| 15 | A4                          |    |                                                             |
|    |                             | 30 | empiler <i>LR</i> (idem prec.)                              |
|    |                             |    | •                                                           |
|    |                             | 31 | C1                                                          |
|    |                             | 32 | BL <i>B</i>                                                 |
|    |                             | 33 | C2                                                          |
|    |                             | 34 | si $oldsymbol{\mathit{X}}$ alors BL $oldsymbol{\mathit{C}}$ |
|    |                             | 35 | C3                                                          |
|    |                             | 36 | C4                                                          |
|    |                             | 37 | retour: dépiler dans <i>PC</i>                              |
|    |                             |    |                                                             |

Bouhineau, Carrier, Devismes (UGA)

Problème du retour Gestion des variables et paramètres Divers

#### Gestion des variables, des paramètres : généralisation

La gestion des appels en cascade nous a montré que les adresses de retour nécessitent une gestion « en pile »

En fait, c'est le fonctionnement général des appels de procédure qui a cette structure : chaque variable locale et/ou paramètre est rangé dans la pile et la case mémoire associée est repérée par son adresse.

#### 

Remarque : On supposera que ecrire est une procédure qui demande

son paramètre dans le registre r1 (comme en TP)

Bouhineau, Carrier, Devismes (UGA)

Il faut un emplacement mémoire pour la variable locale u  $u \leftarrow 2$ :

mov r0, #2

str r0, [ $adr_u$ ] Appel de B(u+3):

Il faut un emplacement mémoire pour le paramètre *x* 

et on y range la valeur de u+3=5

ldr r0, [*adr\_u*]

add r0, r0, #3

str r0, [ $adr_x$ ] Le flot d'exécution

est en début de la procédure B

Il faut deux emplacements mémoire pour les variables locales s et v

oblème du retour Gestion des variables et paramètres Divers

ooooooooooo oooo

#### Exemple

```
procedure A ** procedure principale, sans parametre
var u : entier
u=2; B(u+3); u=5+u; B(u)

procedure B(donnee x : entier)
var s, v : entier
s=x+4; C(s+1); v=2; C(s+v)

procedure C(donnee y : entier)
var t : entier
t=5; ecrire(t*4); t=t+1
```



Dans l'exemple précédent, nous observons une gestion des zones de mémoire nécessaires pour les paramètres et les variables en pile!

L'approche est identique pour tout : résultats de fonction, paramètres, *etc.* 

Et il faut, dans la même pile, sauvegarder les adresses de retour (cf. problème des appels en cascade)

25

Problème du retour Gestion des variables et paramètres

○○○○○○○○○○○○○○

Gestion des variables et paramètres

○○○●○○○○○○

Organisation des informations dans la pile lors de l'exécution d'une procédure

Divers





Comment accéder aux variables locales et aux paramètres?

On pourrait utiliser le pointeur de pile SP: accès indirect avec déplacement :  $[SP, \sharp dpl]$ dpl >= 0

Mais si on utilise la pile, par exemple pour sauvegarder la valeur d'un registre que l'on souhaite utiliser, il faut re-calculer les déplacements.

Pas pratique!

Pose des problèmes de généralisation



Accès aux variables et paramètres : frame pointer (1/2)

Utiliser un repère sur l'environnement courant (paramètres et variables locales) qui reste fixe pendant toute la durée d'exécution de la procédure.

Ce repère est traditionnellement appelé *frame pointer* en compilation

Un registre *frame pointer* existe dans la plupart des architectures de processeur : il est noté <u>fp</u> dans le processeur **ARM**.

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (suite) 13 janvier 2021 29 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (suite) 13 janvier 2021 30

## Accès aux variables et paramètres : frame pointer (2/2)



Accès à un paramètre : [fp, \dpl\_param]  $dpl_param > 0$ Accès à une variable locale :  $[fp, \sharp dpl\_varloc]$ dpl\_varloc < 0

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (suite) 13 janvier 2021 Problème du retour Gestion des variables et paramètres Divers

## Organisation de la pile lors de l'exécution avec frame pointer



#### Si les adresses sont sur 4 octets :

- Accès aux variables locales : adresse de la forme fp -4- déplacement
- Accès aux paramètres : adresse de la forme fp +8+ déplacement

#### Gestion des variables et paramètres 00000000000

## Organisation du code en utilisant le registre frame pointer

Comme pour le registre mémorisant l'adresse de retour, le registre fp doit être sauvegardé avant d'être utilisé.

#### appelant P:

préparer les paramètres

BL O

libérer la place allouée aux

paramètres

#### appelé 0 :

sauver l'adresse de retour sauver l'ancienne valeur de fp

placer fp pour repérer les nouvelles

variables

allouer la place pour les variables locales

#### corps de la fonction

libérer la place réservée pour les variables

locales

restaurer fp

récupérer adresse de retour

retour

Bouhineau, Carrier, Devismes (UGA) 13 janvier 2021 Fonctions et procédures (suite) Problème du retour Gestion des variables et paramètres Divers

#### En ARM : code de B

Bouhineau, Carrier, Devismes (UGA)

```
@ v<-2
@ sauvegarde adresse retour
                                                        mov r1,#2
push {lr} @ sub sp, sp, #4
                                                        str r1, [fp, #-8]
             @ str lr,[sp]
                                                        @ passe de s+v en parametre de C
                                                        ldr r1, [fp,#-4]
push {fp} @ sauvegarde ancien fp
                                                        ldr r2, [fp,#-8]
mov fp,sp @ mise en place nouveau fp
                                                        add r1, r1, r2
                                                        push {r1}
sub sp, sp, #8 @ rÃ(c)servation variables locales s, v
                                                        bl C @ appel C
000 debut du corps de B 000
ldr r1, [fp,#+8] @ s <- x+4
                                                        add sp,sp,#4 @ depile parametre
add r1, r1, #4
str r1, [fp, #-4]
                                                        000 fin du corps de B 000
                                                        add sp,sp,#8 @ depile s,v
000 debut de l'appel à C 000
ldr r1, [fp,#-4] @ passage de s+1 en parametre de C
                                                       pop {fp} @ retour a l'ancien fp
add r1, r1, #1
push {r1}
                                                        @ recuperation adresse retour
                                                        pop {lr} @ ldr lr, [sp]
bl C
            @ appel C
                                                                 @ add sp, sp, #4
add sp, sp, #4 @ depile le parametre
                                                        bx lr @ retour
000 fin de l'appel à C 000
```

Rappels Gestion du résultat variables locales et temporaires Structure générale du code Passage par adresse Conclusions o ooooo o o

# Programmation des appels de procédure et fonction (fin)

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021



- avant l'appel, L'appelant réserve une place pour le résultat dans la pile
- 2 L'appelée rangera son résultat dans cette case dont le contenu sera récupéré par l'appelant après le retour

## Résultat d'une fonction (Qui? Quand? Où?)

- Le résultat d'une fonction est calculé par l'appelée
- Le résultat doit être rangé à un emplacement accessible par l'appelante de façon à ce que cette dernière puisse le récupérer.

Structure générale du code

Il faut donc utiliser une zone mémoire commune à l'appelante et l'appelée.

Par l'exemple, la pile.



#### Avant l'appel d'une fonction qui a deux paramètres données

- Les valeurs des deux paramètres sont empilés
- Une case est réservée pour le résultat de la fonction



Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 5 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021

Rappels Gestion du résultat Variables locales et temporaires Structure générale du code Passage par adresse Conclusions Rappels Gestion du résultat

## Résultat dans la pile (3/3)

Lors de l'exécution du corps de la fonction.

- Les variables locales sont accessibles par une adresse de la forme : fp-4-depl avec  $depl \ge 0$ ,
- 2 Les paramètres données par les adresses : fp + 8 + 4 et fp + 8 + 8 et
- $\odot$  La case résultat par l'adresse fp + 8.



# Application : codage d'une fonction factorielle avec des variables locales

```
int fact (int x) {
    int loc, r;

    if (x==0) { r = 1; }
    else { loc = fact (x-1); r = x * loc; }
    return r;
}

main () {
    int n, y;
    ...
    y = fact(n);
    ...
}
```

# Structure du code de l'appel de la fonction et du corps de la fonction

Variables locales et temporaires

#### appelant $\ensuremath{\mathbb{P}}$ :

préparer et empiler les paramètres réserver la place du résultat dans la pile appeler Q : BL Q récupérer le résultat libérer la place allouée aux paramètres

libérer la place allouée au résultat

appelé  $\mathbb Q$ : empiler l'adresse de retour empiler la valeur de  $\mathtt fp$  placer  $\mathtt fp$  pour repérer les nouvelles variables allouer la place pour les variables locales corps de la fonction  $\mathbb Q$  le résultat est rangé en  $\mathtt fp+8$ 

libérer la place allouée aux variables locales

Passage par adresse

dépiler fp dépiler l'adresse de retour retour à l'appelant (P) : BX lr



Etat de la pile lors de l'exécution du corps de factorielle juste après l'appel dans main



Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 10 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 11

### Nouvelle version de la fonction fact

### fact: @ empiler adr retour sub sp. sp. #4 @ case resultat push { Ir } bl fact @ appel @ mise en place fp ldr r1, [sp] @ recuperer resultat @ desallouer param et res @ place pour loc et r add sp, sp, #8 @ apres l'appel push $\{fp\}$ str r1, [fp, #-4] @ loc=fact(x-1) mov fp, sp sub sp. sp. #8 ldr r0, [fp, #+12] @ r0=x ldr r1, [fp, #-4] @ r1=loc @ if x==0 ... ldr r0, [fp, #+12] @ r0=x mul r2, r0, r1 @ x\*loc str r2, [fp, #-8] cmp r0, #0 @ r=x\*loc finsi: bne sinon alors: mov r2, #1 ldr r2, [fp, #-8] @ r = 1 str r2, [fp, #+8] @ return r str r2, [fp, #-8] b finsi @ recuperer place var loc @ appel fact(x-1) add sp, sp, #8 @ preparer param et resultat pop { fp } @ recuperer fp sub sp, sp #4 @ retour sub r1, r0, #1 @ r1=x-1 pop { Ir } @ recuperer Ir str r1, [sp]



### Le code de la fonction fact utilise les registres r0, r1, r2.



### Variables temporaires

### Problème:

- Les registres utilisés par une procédure ou une fonction pour des calculs intermédiaires locaux sont modifiés
- Or il serait sain de les retrouver inchangés après un appel de procédure ou fonction

### Solution:

- Sauvegarder les registres utilisés : r0, r1, r2... dans la pile.
- Et cela doit être fait avant de les modifier donc en tout début du code de la procédure ou fonction.



### appelant P:

1) préparer et empiler les paramètres (valeurs et/ou adresses)

fonction ou procédure

- 2) si fonction, réserver une place dans la pile pour le résultat
- 3) appeler Q:BLQ
- 4) si fonction, récupérer le résultat
- 5) libérer la place allouée aux paramètres
- 6) si fonction, libérer la place allouée au résultat

### appelée Q :

- 1) empiler l'adresse de retour (lr)
- 2) empiler la valeurfp de l'appelant
- 3) placer fp pour repérer les variables de l'appelée
- 4) allouer la place pour les variables locales
- 5) empiler les variables temporaires (registres) utilisées

Passage par adresse

Conclusions

- 6) corps de la fonction
- 7) si fonction, le résultat est rangé en fp+8
- 8) dépiler les variables temporaires (registres) utilisées
- 9) libérer la place allouée aux variables locales
- 10) dépiler fp
- 11) dépiler l'adresse de retour (lr)
- 12) retour à l'appelant : BX lr

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 14 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 15

Rappels Gestion du résultat Variables locales et temporaires Structure générale du code Passage par adresse Conclusions

# Situation: comment faire +1 par programme?

Directe: n : entier n = n+1; procedure inc (x : entier) x = x+1;
 Par procédure: n : entier

inc(n);

- Catastrophe, cela ne marche pas
- Le +1 s'effectue pour l'élément situé sur la pile, pas sur l'original!
- C'est le drame du passage de paramètre par valeur
- Solution : passage de paramètre par référence, ou par adresse (paramètre donnée vs paramètre résultat)



Si on ne peut pas accéder à une référence ...

- Par fonction (et confier l'affectation à l'appelant) :
   fonction inc (x : entier)
   retourne x+1;
   n : entier
   n=inc(n);
- Par macro (si disponible)

# Remarque : des fois, ça marche ou pas?

Variables locales et temporaires

Comment faire +1 sur le premier élément d'un tableau

- Par procédure : procedure inc (t : tableau d'entiers)
  - t[0] = t[0] + 1;

Passage par adresse

13 janvier 2021

Ns: tableau d'entiers

inc(Ns);

- Cette fois cela marche :-)
- Ns (ou t) sont des références ...
- C'est la suite du drame du passage de paramètre par valeur nom



On se place maintenant dans le cas d'une procédure ayant des paramètres de type donnée et des paramètres de type résultat.

```
procedure XX (donnees x, y : entier; resultat z : entier) u,v : entier ... u=x; v=y+2; \\ ... \\ z=u+v; \\ ...
```

- Les paramètres données ne doivent pas être modifiés par l'exécution de la procédure : les paramètres effectifs associés à x et y sont des expressions qui sont évaluées avant l'appel, les valeurs étant substituées aux paramètres formels lors de l'exécution du corps de la procédure.
- Le paramètre effectif associé au paramètre formel résultat est une variable dont la valeur n'est significative qu'après l'appel de la procédure; cette valeur est calculée dans le corps de la procédure et affectée à la variable passée en argument.

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 19 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin)

Rappels Gestion du résultat 00000 Variables locales et temporaires 00000 Structure générale du code 0000 Passage par adresse 0000 €0000 0000 0000 0000 0000

### **Notations**

Il existe différentes façons de gérer le paramètre z. Nous n'en étudions qu'une seule : la méthode dite du passage par adresse.

```
Nous utilisons la notation suivante :
    procedure XX (donnees x, y : entier; adresse z : entier)
    u,v : entier

...
u=x;
v=y+2;
...
mem[z]=u+v; @ mem[z] designe le contenu de la memoire d'adresse z
```

```
Bouhineau, Carrier, Devismes (UGA)
Rappels
Gestion du résultat
OOOO

Solution: état de la pile lors de l'exécution de la procédure

XX
```



# L'exemple d'appel traité

Gestion du résultat

```
a,b,c: entier
b=3;
....
XX (b, 7, adresse de c);
```



Passage par adresse

```
.bss
           .skip4
a:
b:
           .skip 4
           .skip4
          .text
main:
          ldr r0, LD_c
                             @ r0 \leftarrow adresse de c
                                                                  bx lr
          sub sp, sp, #4
                                                                  .word a
                                                        LD_a:
          push \{r0\}
                             @ empiler adresse de c
                                                                  .word b
                                                        LD_c:
                                                                  .word c
          mov r0, #7
                             @ r0 \leftarrow 7
          push \{r7\}
                             @ empiler 7
          ldr r0, LD_b
          ldr r0, [r0]
                             @ r0 \leftarrow \text{valeur de } b
          push \{r0\}
                             @ empiler b
          bl XX
```

Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 23 Bouhineau, Carrier, Devismes (UGA) Fonctions et procédures (fin) 13 janvier 2021 24

appels Gestion du résultat Variables locales et temporaires Structure générale du code Passage par adresse conclusions Rappels Gestion du résultat Variables locales et temporaires Structure générale du code Passage par adresse conclusions concomplement of the c

### Procédure XX

ldr r2, [fp, #+8]

str *r*0, [*r*2]

XX:

@  $r2 \leftarrow z$ , i.e., adresse c

@  $mem[z] \leftarrow u + v$ , i.e.,  $mem[adresse c] \leftarrow u + v$ 

Bouhineau, Carrier, Devismes (UGA)

Introduction
Synthèse
Compilation haut niveau
Compilation assembleur
Compilation assembleur
Editeur de lien
Compilation assembleur
Editeur de lien
Compilation assembleur

### La vie des programmes

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

# Conclusion / Rappel : Structure générale du code d'un appel et du corps de la fonction ou procédure

### appelant P:

- 1) préparer et empiler les paramètres (valeurs et/ou adresses)
- 2) si fonction, réserver une place dans la pile pour le résultat
- 3) appeler  $Q: BL\ Q$
- 4) si fonction, récupérer le résultat
- 5) libérer la place allouée aux paramètres
- 6) si fonction, libérer la place allouée au résultat

### appelée Q :

- 1) empiler l'adresse de retour (lr)
- 2) empiler la valeurfp de l'appelant
- 3) placer fp pour repérer les variables de l'appelée
- 4) allouer la place pour les variables locales

Conclusions

- 5) empiler les variables temporaires (registres) utilisées
- 6) corps de la fonction
- 7) si fonction, le résultat est rangé en fp+8
- 8) dépiler les variables temporaires (registres) utilisées
- 9) libérer la place allouée aux variables locales
- 10) dépiler fp
- 11) dépiler l'adresse de retour (lr)
- 12) retour à l'appelant : BX lr

| Bouhineau, Carrier, De | evismes (UGA)    | Fonctions et procédu    | res (fin)              | 13 janvier 2021 | 27                  |
|------------------------|------------------|-------------------------|------------------------|-----------------|---------------------|
| Introduction<br>000    | Synthèse<br>0000 | Compilation haut niveau | Compilation assembleur |                 | ur de liens<br>2000 |
| Plan                   |                  |                         |                        |                 |                     |

- Introduction
- 2 Synthèse
- 3 Compilation haut niveau
- 4 Compilation assembleur
- 6 Editeur de liens

Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 1 Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 2

# Aujourd'hui

Nous allons étudier en détail les différentes étapes de compilation permettant de produire un exécutable à partir d'un ou plusieurs fichiers sources.

**Remarque :** lorsque l'on compile plusieurs fichiers sources en un seul exécutable, on parle de compilation séparée.



L'exécution d'un programme peut être effectué via :

- un compilateur
- un interptéteur

Compilateurs et interpréteurs partagent la première phase de travail (phase d'analyse).

Compilateurs et interpréteurs se distinguent au moment de l'éxécution :

- le code cible produit par un compilateur est exécuté directement par la machine cible
- la structure intermédiaire obtenue par l'interpréteur est exécutée par l'interpréteur lui-même (comme sur une machine virtuelle)

# Analyse et synthèse

Introduction

La compilation comporte deux phases :

Phase d'analyse

Synthèse

- Pré-traitement
- Analyse lexicale
- Analyse syntaxique
- Analyse sémantique
- Phase de synthèse de code
- Génération de code intermédiaire
- Optimisation de code intermédiaire
- Génération de code cible

Dans ce cours, nous nous préoccuperons surtout de la seconde phase.



La vie des programmes

```
/* fichier fonctions.c */
int somme (int *t, int n) {
 int i, s;
 s = 0;
 for (i=0; i < n; i++) s = s + t[i];
 return (s); }
 int max (int *t, int n) {
 int i, m;
 m = t[0];
 for (i=1; i < n; i++) if (m < t[i]) m = t[i];
 return (m); }
_____
/* fichier main.c */
extern int somme (int *t, int n);
extern int max (int *t, int n);
#define TAILLE 10
static int TAB [TAILLE];
main () {
int i,u,v;
 for (i=0;i<TAILLE;i++) scanf ("%d", &TAB[i]);
 u = somme (TAB, TAILLE);
 v = max (TAB, TAILLE);
```

Bouhineau, Carrier, Devismes (UGA)

 Dans le fichier main.c les fonctions somme et max sont dites importées : elles sont définies dans un autre fichier.

Editeur de liens

Compilation assembleur

 Dans le fichier fonctions.c, somme et max sont dites exportées : elles sont utilisables dans un autre fichier.

13 janvier 2021

Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 6

### Compilation haut niveau



Remarque : la phase de traduction comporte une phase de pré-traitement dite phase de  $\ll$  pré-compilation  $\gg$  où le code source est transformé en code source  $\ll$  enrichi  $\gg$  (les directives de pré-compilations — # — sont traitées)

- Pour « compiler », produire un exécutable, on enchaine les commandes :
  - gcc -c fonctions.c
  - gcc -c main.c
  - gcc -o exec main.o fonctions.o
- La commande gcc -c main.c produit un fichier appelé main.o.
- La commande gcc -c fonctions.c produit un fichier fonctions.o.
- Les fichiers fonctions.o et main.o contiennent du binaire translatable, c'est-à-dire, du code binaire qui ne peut pas directement être exécuté en mémoire.
- La commande gcc -o exec main.o fonctions.o produit le fichier exec qui contient du binaire exécutable. Ce fichier résulte de la liaison des deux fichiers objets (.o). On parle d'édition de liens.
- Remarque: gcc cache l'appel à différents outils (logiciels).



### Compilation en assembleur

lib.s

assembleur

lib.o

editeur de liens

essa

essai.s

essai o

assembleur



- arm-eabi-qcc -c essai.s
- arm-eabi-gcc -c lib.s
- arm-eabi-gcc -o essai essai.o lib.o
- Les commandes arm-eabi-gcc -c essai.s et arm-eabi-gcc -c lib.s produisent les fichiers essai.o et lib.o.
- Les fichiers essai.o et lib.o contiennent du binaire translatable.
- La commande arm-eabi-gcc -o essai essai.o lib.o produit le fichier essai qui contient du binaire exécutable. Ce fichier résulte de la liaison des deux fichiers objets (.o). On parle d'édition de liens.
- Remarque: arm-eabi-gcc cache différents outils.
  - La commande arm-eabi-gcc appliqué à un fichier .s avec l'option -c correspond à la commande arm-eabi-as.
  - La commande arm-eabi-gcc avec l'option utilisée avec -o correspond à la commande d'édition de liens arm-eabi-ld.

### Exemple avec ARM: essai.s et lib.s

### essai.s

```
.t.ext.
    .global main
main:
      mov r0, #0
                                        lib.s
bcle: cmp r0, #10
      beg fin
                                           .t.ext.
       ldr r3, LD_xx
       ldr r2, [r3]
                                           .global add1
       bl add1
       str r2, [r3]
                                        add1 : add r2, r2, #1
       add r0, r0, #1
                                               bx lr
       b bcle
fin: bx lr
LD xx: .word xx
    .data
    .word 99
xx: .word 3
```



# Du langage C vers l'assembleur (ou un code intermédiaire)

- L'objectif d'un langage de haut niveau type langage C est de permettre au programmeur de s'abstraire des détails inhérents au fonctionnement de la machine.
- Il permet de manipuler des concepts bien plus élaborés.
- Mais il empêche la gestion de certains de ces détails.
- La première phase de la compilation consiste en la traduction systématique d'une syntaxe complexe en un langage plus simple et plus proche de la machine (langage machine ou code intermédiaire).

Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 11 Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 1

### Exemple: traduction d'une conditionnelle

# 



L'objectif de l'assembleur est de produire du code binaire à partir du langage d'assemblage.

Il n'est pas toujours possible de produire du binaire qui puisse être directement copié en mémoire pour deux raisons principalement :

- Cas 1 On ne connaît pas en général l'adresse à laquelle les zones **text** et **data** doivent être rangées en mémoire.
- Cas 2 Le programme peut faire référence à des noms qui ne sont pas définis dans le fichier en cours de traduction.
  - Dans le premier cas, on peut produire une image du binaire à partir de l'adresse 0, à charge du matériel de translater l'image à l'adresse de chargement pour l'exécution (il faut garder les informations permettant de savoir quelles sont les adresses à translater)

La vie des programmes

13 janvier 2021

• Dans le deuxième cas on ne peut rien faire.

Bouhineau, Carrier, Devismes (UGA)

### Les schéma de traduction

Introduction

Il y a ainsi, des schémas (récursifs) de traduction prévus pour toutes les règles de grammaire décrivant les concepts du langage de programmation. Ces schémas sont définis pour un type de machine (large).

Compilation haut niveau

Editeur de liens

13 janvier 2021

Compilation assembleur

Exemples de schémas :

- pour l'évaluation d'opérateurs arithmétiques
- pour l'évaluation d'opérateurs relationnels
- pour l'affectation
- pour les structures de contrôle
- pour la définition de fonctions
- etc.



```
L'adresse associée au symbole xx est :
     .t.ext.
                                            adresse de début de la zone data + 4
     .global main
                                            mais encore faut-il connaître l'adresse
main:
                                            de début de la zone data!
       mov r0, #0
bcle: cmp r0, #10
                                            Si on considère que la zone data est
       beg fin
                                            chargée à l'adresse 0, l'adresse
        ldr r3, LD xx
                                            associée à xx est alors 4. Si on doit
        ldr r2, [r3]
                                            translater le programme à l'adresse
        bl add1
                                            2000, il faut se rappeler que à l'adresse
        str r2, [r3]
                                            LD_xx on doit modifier la valeur 4 en
        add r0, r0, #1
                                            2000 + 4.
        b bcle
       bx lr
fin:
                                            Cette information à mémoriser est
LD xx: .word xx
                                            appelée une donnée de translation
     .data
     .word 99
                                            (relocation en anglais).
xx: .word 3
```

 Introduction
 Synthèse
 Compilation haut niveau
 Compilation assembleur
 Editeur de liens

 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000
 000</

### Deuxième cas

.text .global main main: mov r0, #0 bcle: cmp r0, #10 beg fin ldr r3, LD xx ldr r2, [r3] bl add1 str r2, [r3] add r0, r0, #1 b bcle bx lr fin: LD xx: .word xx .dat.a .word 99 xx: .word 3

- Dans le fichier essai.o il n'est pas possible de calculer le déplacement de l'instruction bl addl puisque l'on ne sait pas où est l'étiquette addl quand l'assembleur traite le fichier essai.s. En effet l'étiquette est dans un autre fichier: lib.s
- Reprenons l'exemple en langage C. Suite à la traduction en langage d'assemblage, dans le fichier main.s les références aux fonctions somme et max ne peuvent être complétées car les fonctions en question ne sont pas définies dans le fichier main.c mais dans fonctions.c.

Bouhineau, Carrier, Devismes (UGA)

La vie des programmes

13 janvier 2021

Introduction
Synthèse
Compilation haut niveau
Compilation assembleur
Compilation as

### Que contient un fichier .s?

```
.text
    .global main
main:
      mov r0, #0
bcle: cmp r0, #10
      beg fin
       ldr r3, LD_xx
       ldr r2, [r3]
       bl add1
       str r2, [r3]
       add r0, r0, #1
       b bcle
       bx lr
fin:
LD xx: .word xx
    .dat.a
    .word 99
```

xx: .word 3

- des directives:.data,.bss,
   .text,.word,.hword,.byte,
   .skip,.asciz,.align
- des étiquettes appelées aussi symboles
- des instructions du processeur
- des commentaires : @ blabla

**Note :** Parfois une directive (.org) permet de fixer l'adresse où sera logé le programme en mémoire. Cette facilité permet alors de calculer certaines adresses dès la phase d'assemblage.

### Deuxième cas

Introduction

Que faire pour trouver la(/les) adresse(s), le(s) déplacement(s)?

Compilation assembleur

Editeur de liens

- Dans le deuxième cas on ne peut rien faire
- Pour l'instant, la traduction va être incomplète



- un entête contenant la taille du fichier, les adresses des différentes tables, la taille de la zone de données non initialisées (bss), etc.
- la zone de données (data) parfois incomplète
- la zone des instructions (text) parfois incomplète
- les informations associées à chaque symbole rangées dans une section appelée : table des symboles.
- les informations permettant de compléter ce qui n'a pu être calculé... On les appelle informations de translation et l'ensemble de ces informations est rangé dans une section particulière appelée table de translation.
- une table des chaines à laquelle la table des symboles fait référence.

Editeur de liens Introduction Synthèse Compilation assembleur 00000000000000000

### Exemple: essai.o, entête

On obtient l'entête avec la commande arm-eabi-readel f -a essai o

```
ELF Header:
 Magic: 7f 45 4c 46 01 01 01 61 00 00 00 00 00 00 00
 Class:
                                   ELF32
 Data:
                                    2's complement, little endian
 Version:
                                   1 (current)
 OS/ABI:
 ABI Version:
 Type:
                                    REL (Relocatable file)
                                    ARM
 Machine:
 Version:
                                    0x1
 Entry point address:
                                    0 \times 0
                                   0 (bytes into file)
 Start of program headers:
 Start of section headers:
                                    184 (bytes into file)
                                    52 (bytes)
 Size of this header:
                                    0 (bytes)
 Size of program headers:
 Number of program headers:
 Size of section headers:
                                    40 (bytes)
 Number of section headers:
 Section header string table index: 6
```

On obtient la zone .data avec la commande arm-eabi-objdump -s -j .data essai.o.

```
format de fichier elf32-littlearm
essai.o:
```

Contenu de la section .data: 0000 63000000 03000000

Introduction

Editeur de liens

Compilation assembleur

00000000000000000

# Exemple: essai.o, organisation des tables

On obtient l'entête avec la commande arm-eabi-readelf -a essai.o (suite).

| Sect | ion Headers:         |                  |           |         |         |      |      |      |     |    |
|------|----------------------|------------------|-----------|---------|---------|------|------|------|-----|----|
| [ N  | r] Name              | Type             | Addr      | Off     | Size    | ES   | Flg  | Lk   | Inf | Al |
| [    | 0]                   | NULL             | 00000000  | 000000  | 000000  | 00   |      | 0    | 0   | 0  |
| [    | 1] .text             | PROGBITS         | 00000000  | 000034  | 00002c  | 00   | AX   | 0    | 0   | 1  |
| [    | 2] .rel.text         | REL              | 00000000  | 00033c  | 000018  | 08   |      | 7    | 1   | 4  |
| [    | 3] .data             | PROGBITS         | 00000000  | 000060  | 000008  | 00   | WA   | 0    | 0   | 1  |
| [    | 4] .bss              | NOBITS           | 00000000  | 000068  | 000000  | 00   | WA   | 0    | 0   | 1  |
| [    | 5] .ARM.attributes   | ARM_ATTRIBUTES   | 00000000  | 000068  | 000010  | 00   |      | 0    | 0   | 1  |
| [    | 6] .shstrtab         | STRTAB           | 00000000  | 000078  | 000040  | 00   |      | 0    | 0   | 1  |
| [    | 7] .symtab           | SYMTAB           | 00000000  | 000220  | 0000f0  | 10   |      | 8    | 12  | 4  |
| [    | 8] .strtab           | STRTAB           | 00000000  | 000310  | 000029  | 00   |      | 0    | 0   | 1  |
| Key  | to Flags:            |                  |           |         |         |      |      |      |     |    |
| W    | (write), A (alloc),  | X (execute), M ( | merge), S | (string | gs)     |      |      |      |     |    |
| I    | (info), L (link orde | r), G (group), x | (unknown) | )       |         |      |      |      |     |    |
| 0    | (extra OS processing | required) o (OS  | specific  | , p (p: | rocesso | r sı | peci | fic) |     |    |



On obtient la zone .text avec la commande arm-eabi-objdump -j .text -s essai.o.

format de fichier elf32-littlearm essai.o:

Contenu de la section .text: 0000 0000a0e3 0a0050e3 0500000a 14309fe5 0010 002093e5 feffffeb 002083e5 010080e2 0020 f7ffffea feffffea 04000000

Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 25 Bouhineau, Carrier, Devismes (UGA) 13 janvier 2021 La vie des programmes

### Exemple: essai.o, zone text

La zone .text avec désassemblage avec la commande arm-eabi-objdump -j .text -d essai.o.

```
Disassembly of section .text:
00000000 <main>:
  0: e3a00000 mov r0, #0
00000004 <bcle>:
  4: e350000a cmp r0, #10
  8: 0a000005 beg 24 <fin>
  c: e59f3014 ldr r3, [pc, #20] ; 28 <LD_xx>
 10: e5932000 ldr r2, [r3]
 14: ebfffffe bl 0 <addl>
 18: e5832000 str r2, [r3]
 1c: e2800001 add r0, r0, #1
 20: eaffffff7 b 4 <bcle>
00000024 <fin>:
 24: eafffffe b 0 <exit>
00000028 <LD xx>:
 28: 00000004 .word 0x00000004
```

```
Bouhineau, Carrier, Devismes (UGA)

La vie des programmes

Compilation assembleur

Compilation assembl
```

On obtient l'entête avec la commande arm-eabi-readelf -s essai.o.

```
Symbol table '.symtab' contains 15 entries:
  Num: Value Size Type Bind Vis
                                       Ndx Name
   0: 00000000 0 NOTYPE LOCAL DEFAULT UND
   1: 00000000
                O SECTION LOCAL DEFAULT
   2: 00000000
                 O SECTION LOCAL DEFAULT
   3: 00000000
                O SECTION LOCAL DEFAULT
   4: 00000000
                 O NOTYPE LOCAL DEFAULT
   5: 00000004
                 O NOTYPE LOCAL DEFAULT
   6: 00000024
                O NOTYPE LOCAL DEFAULT
   7: 00000028
                O NOTYPE LOCAL DEFAILT
                                        1 LD_xx
   8: 00000028
                O NOTYPE LOCAL DEFAULT
   10: 00000000
                O NOTYPE LOCAL DEFAULT
   11: 00000000
                O SECTION LOCAL DEFAULT
   12: 00000000
                O NOTYPE GLOBAL DEFAULT
   13: 00000000
                0 NOTYPE GLOBAL DEFAULT UND add1
   14: 00000000
                O NOTYPE GLOBAL DEFAULT UND exit
```

# Rappel: essai.o, organisation des tables

Synthèse

Introduction

On obtient l'entête avec la commande arm-eabi-readelf -a essai.o (suite).

```
Section Headers:
                                      Addr Off Size ES Flg Lk Inf Al
 [Nr] Name
 [0]
                                      00000000 000000 000000 00
 [ 1] .text
                       PROGBITS
                                      00000000 000034 00002c 00 AX 0
 [ 2] .rel.text
                                      00000000 00033c 000018 08
 [ 3] .data
                      PROGBITS
                                      00000000 000060 000008 00 WA 0 0 1
 [ 4] .bss
                       NOBITS
                                      00000000 000068 000000 00 WA 0 0 1
 [ 5] .ARM.attributes ARM_ATTRIBUTES 00000000 000068 000010 00
                       STRTAB
                                      00000000 000078 000040 00
 [ 6] .shstrtab
  [ 7] .symtab
                       SYMTAB
                                      00000000 000220 0000f0 10
 [ 8] .strtab
                       STRTAB
                                      00000000 000310 000029 00
Key to Flags:
 W (write), A (alloc), X (execute), M (merge), S (strings)
 I (info), L (link order), G (group), x (unknown)
 O (extra OS processing required) o (OS specific), p (processor specific)
```

| Bouhineau, Carrier, D | evismes (UGA)    | La vie des progran      | nmes                                | 13 janvier 2021 | 28                  |
|-----------------------|------------------|-------------------------|-------------------------------------|-----------------|---------------------|
| Introduction<br>000   | Synthèse<br>0000 | Compilation haut niveau | Compilation assembleur  ○○○○○○○○○○○ |                 | ur de liens<br>0000 |
| Exemple               | e : essai.o      | , table de transla      | ation                               |                 |                     |

Editeur de liens

Compilation assembleur

On obtient la table de translation avec la commande arm-eabi-readelf -a essai.o.

Relocation section '.rel.text' at offset 0x33c contains 3 entries:

Offset Info Type Sym.Value Sym. Name

00000014 00000d01 R\_ARM\_PC24 00000000 add1

00000024 00000e01 R\_ARM\_PC24 00000000 exit

00000028 00000202 R ARM ABS32 00000000 .data

Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 29 Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 30

# Suite exemple : lib.o, organisation des tables

| Sec | tion Headers:        |                  |           |         |         |     |      |      |     |    |
|-----|----------------------|------------------|-----------|---------|---------|-----|------|------|-----|----|
| [   | Nr] Name             | Type             | Addr      | Off     | Size    | ES  | Flg  | Lk   | Inf | Al |
| [   | 0]                   | NULL             | 00000000  | 000000  | 000000  | 00  |      | 0    | 0   | 0  |
| [   | 1] .text             | PROGBITS         | 00000000  | 000034  | 000008  | 00  | AX   | 0    | 0   | 1  |
| [   | 2] .data             | PROGBITS         | 00000000  | 00003c  | 000000  | 00  | WA   | 0    | 0   | 1  |
| [   | 3] .bss              | NOBITS           | 00000000  | 00003c  | 000000  | 00  | WA   | 0    | 0   | 1  |
| [   | 4] .ARM.attributes   | ARM_ATTRIBUTES   | 00000000  | 00003c  | 000010  | 00  |      | 0    | 0   | 1  |
| [   | 5] .shstrtab         | STRTAB           | 00000000  | 00004c  | 00003c  | 00  |      | 0    | 0   | 1  |
| [   | 6] .symtab           | SYMTAB           | 00000000  | 0001c8  | 000070  | 10  |      | 7    | 6   | 4  |
| [   | 7] .strtab           | STRTAB           | 00000000  | 000238  | 000009  | 00  |      | 0    | 0   | 1  |
| Key | to Flags:            |                  |           |         |         |     |      |      |     |    |
| W   | (write), A (alloc),  | X (execute), M ( | merge), S | (strine | gs)     |     |      |      |     |    |
| I   | (info), L (link orde | r), G (group), x | (unknown  | )       |         |     |      |      |     |    |
| 0   | (extra OS processing | required) o (OS  | specific  | ), p (p | rocesso | r s | peci | fic) | )   |    |
|     |                      |                  |           |         |         |     |      |      |     |    |

| uhineau, Carrier, De | evismes (UGA)    | La vie des progran      | nmes                   | 13 janvier 2021 | 31                  |
|----------------------|------------------|-------------------------|------------------------|-----------------|---------------------|
| Introduction<br>000  | Synthèse<br>0000 | Compilation haut niveau | Compilation assembleur |                 | ur de lien:<br>2000 |
| Etanos               | d'un asse        | mbleur                  |                        |                 |                     |

- Reconnaissance de la syntaxe (lexicographie et syntaxe)
- repérage des symboles. Fabrication de la table des symboles utilisée par la suite dès qu'une référence à un symbole apparait.
- Traduction = production du binaire.

# Exemple: lib.o, tables des symboles

Synthèse

Introduction

| Symbol t | table '.sym | mtab' | contains | s 7 ent: | ries:   |          |
|----------|-------------|-------|----------|----------|---------|----------|
| Num:     | Value       | Size  | Type     | Bind     | Vis     | Ndx Name |
| 0:       | 00000000    | 0     | NOTYPE   | LOCAL    | DEFAULT | UND      |
| 1:       | 00000000    | 0     | SECTION  | LOCAL    | DEFAULT | 1        |
| 2:       | 00000000    | 0     | SECTION  | LOCAL    | DEFAULT | 2        |
| 3:       | 00000000    | 0     | SECTION  | LOCAL    | DEFAULT | 3        |
| 4:       | 00000000    | 0     | NOTYPE   | LOCAL    | DEFAULT | 1 \$a    |
| 5:       | 00000000    | 0     | SECTION  | LOCAL    | DEFAULT | 4        |
| 6:       | 00000000    | 0     | NOTYPE   | GLOBAL   | DEFAULT | 1 add1   |

Compilation assembleur



### Le travail de l'éditeur de liens consiste à :

- Identifier les symboles définis et exportés d'un côté et les symboles non définis de l'autre (importés).
- Rassembler les zones de même type et effectuer les corrections nécessaires.

Remarque : L'édition de liens rassemble des fichiers objets.

L'assembleur ne peut pas produire du binaire exécutable, il produit un binaire incomplet dans lequel il conserve des informations permettant de le compléter plus tard.

La phase d'édition de liens bien qu'elle permette de résoudre les problèmes de noms globaux produit elle aussi du binaire incomplet car les adresses d'implantation des zones text et data ne sont pas connues.

Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 33 Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 3

### Phase de chargement : production de binaire exécutable

Le calcul des adresses définitives peut avoir lieu de façon statique ou de façon dynamique au moment ou on en a besoin.

### Deux solutions possibles :

- édition de liens au moment du chargement en mémoire (au lieu de rassembler le contenu de deux fichiers complets, on ne charge que le code des fonctions utilisées, par ex. pour les bibliothèques) ou
- édition de liens au moment de l'exécution (appel de la fonction) ce qui permet de partager des fonctions et de ne pas charger en mémoire plusieurs fois le même code.

### 

# Que contient un fichier exécutable? organisation des tables

| Section | Headers:        |                |          |        |        |    |     |    |     |    |
|---------|-----------------|----------------|----------|--------|--------|----|-----|----|-----|----|
| [Nr]    | Name            | Type           | Addr     | Off    | Size   | ES | Flg | Lk | Inf | Al |
| [0]     |                 | NULL           | 00000000 | 000000 | 000000 | 00 |     | 0  | 0   | 0  |
| [ 1]    | .init           | PROGBITS       | 0008000  | 008000 | 000020 | 00 | AX  | 0  | 0   | 4  |
| [2]     | .text           | PROGBITS       | 00008020 | 008020 | 002500 | 00 | AX  | 0  | 0   | 4  |
| [ 3]    | .fini           | PROGBITS       | 0000a520 | 00a520 | 00001c | 00 | AX  | 0  | 0   | 4  |
| [4]     | .rodata         | PROGBITS       | 0000a53c | 00a53c | 00000c | 00 | A   | 0  | 0   | 4  |
| [5]     | .eh_frame       | PROGBITS       | 0000a548 | 00a548 | 00083c | 00 | Α   | 0  | 0   | 4  |
| [ 6]    | .ctors          | PROGBITS       | 00012d84 | 00ad84 | 800000 | 00 | WA  | 0  | 0   | 4  |
| [7]     | .dtors          | PROGBITS       | 00012d8c | 00ad8c | 800000 | 00 | WA  | 0  | 0   | 4  |
| [8]     | .jcr            | PROGBITS       | 00012d94 | 00ad94 | 000004 | 00 | WA  | 0  | 0   | 4  |
| [ 9]    | .data           | PROGBITS       | 00012d98 | 00ad98 | 00095c | 00 | WA  | 0  | 0   | 4  |
| [10]    | .bss            | NOBITS         | 000136f4 | 00b6f4 | 000108 | 00 | WA  | 0  | 0   | 4  |
| [11]    | .comment        | PROGBITS       | 00000000 | 00b6f4 | 0001e6 | 00 |     | 0  | 0   | 1  |
| [12]    | .debug_aranges  | PROGBITS       | 00000000 | 00b8e0 | 000350 | 00 |     | 0  | 0   | 8  |
| [13]    | .debug_pubnames | PROGBITS       | 00000000 | 00bc30 | 00069c | 00 |     | 0  | 0   | 1  |
| [14]    | .debug_info     | PROGBITS       | 00000000 | 00c2cc | 00ea53 | 00 |     | 0  | 0   | 1  |
| [15]    | .debug_abbrev   | PROGBITS       | 00000000 | 01ad1f | 002956 | 00 |     | 0  | 0   | 1  |
| [16]    | .debug_line     | PROGBITS       | 00000000 | 01d675 | 002444 | 00 |     | 0  | 0   | 1  |
| [17]    | .debug_str      | PROGBITS       | 00000000 | 01fab9 | 001439 | 01 | MS  | 0  | 0   | 1  |
| [18]    | .debug_loc      | PROGBITS       | 00000000 | 020ef2 | 002163 | 00 |     | 0  | 0   | 1  |
| [19]    | .debug_ranges   | PROGBITS       | 00000000 | 023058 | 0002e8 | 00 |     | 0  | 0   | 8  |
| [20]    | .ARM.attributes | ARM_ATTRIBUTES | 00000000 | 023340 | 000010 | 00 |     | 0  | 0   | 1  |
| [21]    | .shstrtab       | STRTAB         | 00000000 | 023350 | 0000df | 00 |     | 0  | 0   | 1  |
| [22]    | .symtab         | SYMTAB         | 00000000 | 0237f0 | 0013e0 | 10 |     | 23 | 213 | 4  |
| [23]    | .strtab         | STRTAB         | 00000000 | 024bd0 | 0007d1 | 00 |     | 0  | 0   | 1  |
|         |                 |                |          |        |        |    |     |    |     |    |

# Que contient un fichier exécutable? entête

Compilation haut niveau

Introduction

Editeur de liens

0000000

Compilation assembleur

```
Magic: 7f 45 4c 46 01 01 01 61 00 00 00 00 00 00 00
Class:
                                  2's complement, little endian
                                  1 (current)
OS/ABI:
ABI Version:
Type:
                                  EXEC (Executable file)
Machine:
                                  ARM
Version:
                                  0x1
Entry point address:
                                  0x810c
Start of program headers:
                                 52 (bytes into file)
Start of section headers:
                                 144432 (bytes into file)
Flags:
                                  0x2, has entry point, GNU EABI
Size of this header:
                                 52 (bytes)
Size of program headers:
                                 32 (bytes)
Number of program headers:
Size of section headers:
                                  40 (bytes)
Number of section headers:
                                  24
Section header string table index: 21
```



### Que contient un fichier exécutable ? table des symboles

| Symbol      | table '.sy | mtab' | contains | s 318 ei | ntries: |     |       |
|-------------|------------|-------|----------|----------|---------|-----|-------|
| Num:        | Value      | Size  | Type     | Bind     | Vis     | Ndx | Name  |
| 0:          | 00000000   | 0     | NOTYPE   | LOCAL    | DEFAULT | UND |       |
| 1:          | 0008000    | 0     | SECTION  | LOCAL    | DEFAULT | 1   |       |
| 2:          | 00008020   | 0     | SECTION  | LOCAL    | DEFAULT | 2   |       |
| 3:          | 0000a520   | 0     | SECTION  | LOCAL    | DEFAULT | 3   |       |
|             |            |       |          |          |         |     |       |
| 9:          | 00012ea8   | 0     | SECTION  | LOCAL    | DEFAULT | 9   |       |
|             |            |       |          |          |         |     |       |
| 74:         | 0000821c   | 0     | NOTYPE   | LOCAL    | DEFAULT | 2   | bcle  |
| 75 <b>:</b> | 0000823c   | 0     | NOTYPE   | LOCAL    | DEFAULT | 2   | fin   |
| 76:         | 00008240   | 0     | NOTYPE   | LOCAL    | DEFAULT | 2   | LD_xx |
| 77:         | 00008240   | 0     | NOTYPE   | LOCAL    | DEFAULT | 2   | \$d   |
| 78:         | 00012eb4   | 0     | NOTYPE   | LOCAL    | DEFAULT | 9   | XX    |
|             |            |       |          |          |         |     |       |
| 230:        | 00008244   | 0     | NOTYPE   | GLOBAL   | DEFAULT | 2   | add1  |
|             |            |       |          |          |         |     |       |
|             |            |       |          |          |         |     |       |

Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 38 Bouhineau, Carrier, Devismes (UGA) La vie des programmes 13 janvier 2021 39

### Que contient un fichier exécutable? section data

Bouhineau, Carrier, Devismes (UGA)

La vie des programmes

13 janvier 2021

40

Introduction

O

O

O

O

O

O

Décodage d'adresses

O

### Organisation Interne d'un ordinateur

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

# Que contient un fichier exécutable? section text

```
00008218 <main>:
   8218: e3a00000 mov r0, #0
0000821c <bcle>:s
   821c: e350000a cmp r0, #10
   8220: 0a000005 beq 823c <fin>
   8224: e59f3014 ldr r3, [pc, #20]; 8240 <LD_xx>
   8228: e5932000 ldr r2, [r3]
   822c: eb000004 bl 8244 <add1>
   8230: e5832000 str r2, [r3]
   8234: e2800001 add r0, r0, #1
   8238: eaffffff7 b 821c <bcle>
0000823c <fin>:
   823c: ea000007 b 8260 <exit>
00008240 <LD xx>:
   8240: 00012eb4 .word 0x00012eb4
00008244 <add1>:
   8244: e2822001 add r2, r2, #1
   8248: ela0f00e bx
```

Synthèse

Introduction





bus données (lié au processeur)

Compilation assembleur

 deux bits de bus adresses (pour sélectionner l'un des 4 mots CNTRL +0, +1, +2 ou +3)

Editeur de liens

000000

- un signal de sélection provenant du décodeur d'adresses
- le signal Read/Write du processeur
- un paquet de données (8 fils) venant du monde extérieur. Disons pour simplifier 8 interrupteurs
- le signal d'horloge (par exemple le même que le processeur). On peut raisonner comme si, à chaque front de l'horloge la valeur venant des interrupteurs était échantillonnée dans le registre Mdonnéesentr.
- une entrée ACQUITTEMENT si c'est un contrôleur de sortie.

Bouhineau, Carrier, Devismes (UGA) Organisation Interne d'un ordinateur 13 janvier 2021 1 Bouhineau, Carrier, Devismes (UGA) Organisation Interne d'un ordinateur 13 janvier 2021

### Etude du matériel d'entrées-sorties : les sorties



- Il délivre sur le bus données du processeur le contenu du registre Mdonnéesentr si il y a sélection, lecture et adressage de Mdonnéesentr, c'est-à-dire si le processeur exécute une instruction LOAD à l'adresse CNTRL +3
- Il délivre sur le bus données du processeur le contenu du registre Métat si il y a sélection, lecture et adressage de Métat, c'est-à-dire si le processeur exécute une instruction LOAD à l'adresse CNTRL +1.
- On peut raisonner comme si le contenu du registre Mdonnéessort était affiché en permanence sur 8 pattes de sorties vers l'extérieur (8 diodes, par exemple).
- Une sortie ENVOI si c'est un contrôleur de sortie.



# Introduction à la structure interne des processeurs : une machine à 5 instructions

Année 1, l'exécution des programmes en langage machine. (comprendre pour programmer efficacement et sans bug)

Denis Bouhineau Fabienne Carrier Stéphane Devismes

Université Grenoble Alpes

13 janvier 2021

### Connexions processeur/contrôleur/mémoires/décodeur



Les instructions sont décrites ci-dessous. On donne pour chacune une syntaxe de langage d'assemblage et l'effet de l'instruction.

- clr: mise à zéro du registre ACC.
- ld #vi : chargement de la valeur immédiate vi dans ACC.
- st ad : rangement en mémoire à l'adresse ad du contenu de ACC.
- jmp ad: saut à l'adresse ad.
- add ad: mise à jour de ACC avec la somme du contenu de ACC et du mot mémoire d'adresse ad.

Introduction

Décodage d'adresses

### Codage des instructions

Les instructions sont codées sur 1 ou 2 mots de 4 bits chacuns :

- le premier mot représente le code de l'opération (clr, ld, st, jmp, add);
- le deuxième mot, s'il existe, contient une adresse ou bien une constante.

Le codage est le suivant :

| clr    | 1 |    |
|--------|---|----|
| ld #vi | 2 | vi |
| st ad  | 3 | ad |
| jmp ad | 4 | ad |
| add ad | 5 | ad |



En adoptant un point de vue fonctionnel, en considérant les ressources du processeur comme les variables d'un programme, l'algorithme d'interprétation des instructions peut être décrit de la façon suivante :

```
pc \leftarrow 0
tantque vrai
                  selon mem[pc]
                  mem[pc]=1 \{clr\}:
                                              acc \leftarrow 0
                                                                                        pc \leftarrow pc+1
                  mem[pc]=2 \{ld\}:
                                              acc \leftarrow mem[pc+1]
                                                                                        pc \leftarrow pc+2
                  mem[pc]=3 \{st\}:
                                              mem[mem[pc+1]] \leftarrow acc
                                                                                        pc \leftarrow pc+2
                  mem[pc]=4 \{jmp\}:
                                                                                        pc \leftarrow mem[pc+1]
                  mem[pc]=5 \{add\}:
                                              acc \leftarrow acc + mem[mem[pc+1]]
                                                                                       pc \leftarrow pc+2
```

**Exercice :** Dérouler l'exécution du programme précédent en utilisant cet algorithme.

### Exemple de programme (1/2)

Interprétation

Introduction

ld #3 st 8 et: add 8 jmp et Automate d'interprétation

Exécution

Que contient la mémoire après assemblage (traduction en binaire) et chargement en mémoire? On suppose que l'adresse de chargement est 0.





Le processeur comporte une partie qui permet de stocker des informations dans des registres (visibles ou non du programmeur), de faire des calculs (+, -, and,...). Cette partie est reliée à la mémoire par les bus adresses et données. On l'appelle Partie Opérative.



Bouhineau, Carrier, Devismes (UGA)

### Micro-actions et micro-conditions

### On fait des hypothèses FORTES sur les transferts possibles :

| $md \leftarrow mem[ma]$                                 | lecture d'un mot mémoire. | C'est la seule possibilité en lecture!         |
|---------------------------------------------------------|---------------------------|------------------------------------------------|
| mem[ma] ← md                                            | écriture d'un mot mémoire | C'est la seule possibilité en écriture!        |
| $\textbf{rinst} \leftarrow \textbf{md}$                 | affectation               | C'est la seule affectation possible dans rinst |
| $reg_0 \leftarrow 0$                                    | affectation               | rego est pc, acc, ma, ou md                    |
| $\textbf{reg}_0 \leftarrow \textbf{reg}_1$              | affectation               | rego est pc, acc, ma, ou md                    |
|                                                         |                           | reg <sub>1</sub> est pc, acc, ma, ou md        |
| $\textbf{reg}_0 \leftarrow \textbf{reg}_1 + \textbf{1}$ | incrémentation            | rego est pc, acc, ma, ou md                    |
|                                                         |                           | reg <sub>1</sub> est pc, acc, ma, ou md        |
| $reg_0 \leftarrow reg_1 + reg_2$                        | opération                 | rego est pc, acc, ma, ou md                    |
|                                                         |                           | reg <sub>1</sub> est pc, acc, ma, ou md        |
|                                                         |                           | reg <sub>2</sub> est pc, acc, ou md            |

On fait aussi des hypothèses sur les tests : (rinst = entier)

Ces types de transferts et les tests constituent le langage des micro-actions et des micro-conditions.





# Une première version

Introduction



Automate d'interprétation

Exécution

Remarque: La notation de la condition clear doit être comprise comme le booléen rinst = 1.



| étiquette | mnémonique<br>ou directive | référence | mode adressage   |
|-----------|----------------------------|-----------|------------------|
|           | .text                      |           |                  |
| debut :   | clr                        |           |                  |
|           | ld                         | #8        | immédiat         |
| ici :     | st                         | XX        | absolu ou direct |
|           | add                        | XX        | absolu ou direct |
|           | jmp                        | ici       | absolu ou direct |
|           | .data                      |           |                  |
| xx :      |                            |           |                  |

**Exercice**: Que contient la mémoire après chargement en supposant que l'adresse de chargement est 0 et que xx est l'adresse 15.

Introduction Interprétation Organisation Automate d'interprétation Exécution

# Contenu en mémoire

| adresse | valeur   | origine           |
|---------|----------|-------------------|
| 0       | 1        | clr               |
| 1       | 2        | load              |
| 2       | 8        | val immédiate     |
| 3       | 3        | store             |
| 4       | 15       | adresse zone data |
| 5       | 5        | add               |
| 6       | 15       | adresse zone data |
| 7       | 4        | jump              |
| 8       | 3        | adresse de "ici"  |
|         |          | •••               |
| 15      | variable | non initialisée   |

**Exercice**: Donnez le déroulement au cycle près du programme.

Bouhineau, Carrier, Devismes (UGA) Introduction à la structure interne des processeurs

13 janvier 2021

16

Interprétation Organisation Automate d'interprétation

# Déroulement

| état | pc | ma | md | rinst | acc | mem[15] | état | pc   | ma | md | rinst | acc | mem[15] |
|------|----|----|----|-------|-----|---------|------|------|----|----|-------|-----|---------|
| 0    | 0  |    |    |       |     |         | 11   |      |    | 8  |       |     |         |
| 1    |    | 0  |    |       |     |         | 12   |      |    |    |       |     | 8       |
| 2    |    |    | 1  |       |     |         | 1    |      | 5  |    |       |     |         |
| 3    |    |    |    | 1     |     |         | 2    |      |    | 5  |       |     |         |
| 4    | 1  |    |    |       |     |         | 3    |      |    |    | 5     |     |         |
| 15   |    |    |    |       | 0   |         | 4    | 6    |    |    |       |     |         |
| 1    |    | 1  |    |       |     |         | 5    |      | 6  |    |       |     |         |
| 2    |    |    | 2  |       |     |         | 6    | 7    |    |    |       |     |         |
| 3    |    |    |    | 2     |     |         | 7    |      |    | 15 |       |     |         |
| 4    | 2  |    |    |       |     |         | 10   |      | 15 |    |       |     |         |
| 5    |    | 2  |    |       |     |         | 13   |      |    | 8  |       |     |         |
| 6    | 3  |    |    |       |     |         | 14   |      |    |    |       | 16  |         |
| 7    |    |    | 8  |       |     |         | 1    |      | 7  |    |       |     |         |
| 8    |    |    |    |       | 8   |         | 2    |      |    | 4  |       |     |         |
| 1    |    | 3  |    |       |     |         | 3    |      |    |    | 4     |     |         |
| 2    |    |    | 3  |       |     |         | 4    | 8    |    |    |       |     |         |
| 3    |    |    |    | 3     |     |         | 5    |      | 8  |    |       |     |         |
| 4    | 4  |    |    |       |     |         | 6    | 9    |    |    |       |     |         |
| 5    |    | 4  |    |       |     |         | 7    |      |    | 3  |       |     |         |
| 6    | 5  |    |    |       |     |         | 9    | 3    |    |    |       |     |         |
| 7    |    |    | 15 |       |     |         | 1    | etc. |    |    |       |     |         |
| 10   |    | 15 |    |       |     |         |      |      |    |    |       |     |         |
|      |    |    |    |       |     |         |      |      |    |    |       |     |         |

Bouhineau, Carrier, Devismes (UGA)

Introduction à la structure interne des processeurs

13 janvier 2021

Exécution